完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛
|
|
相关推荐
3个回答
|
|
|
Mode 的选择请考虑几个方面:
1、单端采样,还是差分采样 2、SDOA单输出还是SDOA & SDOB同时输出? 可以看下Special Mode II是否适合你的应用。 从Figure 39 看,SDI数据是在CLK的下降沿有效,所以在上升沿改变。 |
|
|
|
|
|
初步怀疑是SPI配置的问题,请问楼主可否将SPI的配置程序以及示波器波形上传?datasheet中显示SDI数据是在CLK的上升沿改变的。每个应用模式都可以满足您所说的每次单通道采集数据一次的要求,只是在half clock mode 和full clock mode需要的时钟不同,在half clock mode下需要40个时钟才能输出一次SDO,2us完成一次完整的读数据,而full clock mode只需要一般的时间。
|
|
|
|
|
|
根据您的描述,您使用FPGA实现了一个SPI接口控制器,并观察到CS、convst/rd、SDI、BUSY、CLK信号正常,但SDO无信号输出。以下是一些建议和可能的原因:
1. 检查SPI接口配置:请确保您的FPGA SPI接口控制器配置正确,包括时钟速率、CPOL(时钟极性)和CPHA(时钟相位)。这些参数需要与ADS8363的SPI接口参数相匹配。 2. 检查SDI数据传输:SDI数据应在SPI CLK时钟的上升沿或下降沿改变。具体取决于CPHA参数。如果CPHA=0,则数据在时钟的上升沿改变;如果CPHA=1,则数据在时钟的下降沿改变。请检查您的FPGA代码是否正确处理了这一点。 3. 检查ADS8363的MODE设置:根据您的需求,您需要设置适当的MODE值。MODE决定了ADS8363的工作模式,例如单通道、双通道、差分输入等。根据您的描述,您需要每次单通道采集一次数据,因此您可能需要设置MODE为单通道模式。请参考ADS8363的数据手册以了解如何设置MODE。 4. 检查FPGA代码逻辑:请检查您的FPGA代码逻辑,确保在SPI接口控制器中正确处理了SDO信号的输出。可能存在逻辑错误或时序问题导致SDO信号未正确输出。 5. 检查硬件连接:请检查您的硬件连接,确保SDO信号线连接正确且无损坏。如果连接问题,可能导致SDO信号无法正常输出。 6. 检查示波器设置:请确保您的示波器设置正确,包括时基、触发电平等。错误的示波器设置可能导致您无法观察到SDO信号。 综上所述,您需要检查SPI接口配置、SDI数据传输、ADS8363的MODE设置、FPGA代码逻辑、硬件连接和示波器设置。通过逐步排查这些问题,您应该能够找到导致SDO无信号输出的原因,并进行相应的修复。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
549 浏览 0 评论
1613 浏览 0 评论
2047 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1513 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1337 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1757浏览 29评论
2781浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1724浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1634浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1645浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 06:39 , Processed in 0.755378 second(s), Total 48, Slave 41 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
305