完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
你好,根据你描述的情况,我们可以逐步分析可能的原因:
1. 斜坡测试码模式下,JESD204B核输出的rx_sync信号会出现短时间拉低:这可能是由于斜坡测试码模式下,信号的稳定性较差,导致rx_sync信号出现短暂的不稳定。 2. rx_sync信号短时间拉低时,JESD204B不会重新建链:这可能是因为JESD204B核在设计时,对于短暂的rx_sync信号拉低,没有设置重新建链的机制。 3. 抓取相关信号时,发现rx_sync信号拉低时,rx_frame_error信号会提示字节错误:这说明在rx_sync信号拉低时,数据传输出现了错误,导致rx_frame_error信号触发。 4. 在采样率不变的情况下,将JMODE0改为JMODE1,相当于线速率降低到6Gbps后,不会出现上述情况:这可能是因为在较低的线速率下,信号的稳定性更好,不容易出现rx_sync信号拉低的情况。 综合以上分析,可能的原因有以下几点: 1. GTX物理链路问题:可能是由于GTX物理链路的稳定性较差,导致在高线速率下容易出现rx_sync信号拉低的情况。可以尝试检查GTX物理链路的连接和配置,确保其稳定性。 2. JESD204B核配置问题:可能是由于JESD204B核的配置不当,导致在高线速率下容易出现rx_sync信号拉低的情况。可以尝试检查JESD204B核的配置,确保其正确性。 3. 斜坡测试码模式下信号稳定性问题:可能是由于斜坡测试码模式下信号稳定性较差,导致rx_sync信号出现短暂的不稳定。可以尝试优化斜坡测试码模式下的信号稳定性,或者在测试时避免使用斜坡测试码模式。 4. ADC12DJ3200芯片问题:可能是由于ADC12DJ3200芯片本身的问题,导致在高线速率下容易出现rx_sync信号拉低的情况。可以尝试更换其他ADC12DJ3200芯片进行测试,看是否还会出现类似的问题。 希望以上分析能帮助你找到问题的原因,如果还有其他问题,请随时提问。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
686 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
601 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1055 浏览 1 评论
744 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
526 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
167浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
128浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
127浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
123浏览 12评论
GD32F303RCT6配置PA4 ADC引脚,将PA2代替key功能,PA2连接时无法实现预期功能,为什么?
56浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-26 18:00 , Processed in 1.146248 second(s), Total 84, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号