完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
设计中使用电阻分压并通过OP777缓冲后得到2.5v基准电压. 因该基准同时作为激励源的基准,故对其精度要求不高. 但测试中发现, Vref上出现周期约为600KHz, 幅度超过100mv的的负脉冲,推测为AD7192的采样引起. 换用AD440+0.1uf作为参考电压则其电压几乎无类似脉冲出现. 是否OP727输出阻抗过大? 因系统并无参考电压精度要求, 考虑成本原因, 能否推荐其它合适的运放做缓冲器? 或者更廉价但驱动能力较强的电压参考来驱动ADC?
|
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 02:39 , Processed in 0.609835 second(s), Total 71, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
533