完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
用以下方式,设置引脚为输出,
gpio_config_t io_conf; io_conf.intr_type = GPIO_INTR_DISABLE; io_conf.mode = GPIO_MODE_OUTPUT; io_conf.pin_bit_mask = (1ULL< io_conf.pull_down_en = 1; io_conf.pull_up_en = 0; gpio_config(&io_conf); gpio_set_level(GPIO_NUM_3, 0); 等满足一定条件时 gpio_set_level(GPIO_NUM_3, 1); 但是,我用FPGA抓取GPIO_NUM_3这个脚,开机后,这个脚即为高,为什么 还有就是我用示波器测量这个引脚,示波器接触这个脚时,测量出的是低,此时FPGA抓取到的也变为低,示波器拿开时,FPGA可以看到这个脚立马变成高?这是什么情况 ,我也试过别的脚,也是这个情况 !!!!!什么原因呢 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
1099 浏览 1 评论
572浏览 6评论
477浏览 5评论
有没有办法在不使用混杂模式的情况下实现Wifi驱动程序接收缓冲区访问中断呢?
460浏览 5评论
461浏览 4评论
434浏览 4评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-16 00:44 , Processed in 0.882545 second(s), Total 73, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号