完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
ST达人您好
的 在我们的定制 MCU 板设计中,一些 GPIO 引脚可以在 MCU 上电之前驱动为高电平。我发现有时(低可能性)这些 GPIO 引脚损坏,这意味着这些引脚不能再次被驱动为高电平。我不确定它是由电源顺序引起的。对此有什么建议吗? 顺便说一下,如果 VBAT 引脚存在而 VDD 不存在,那么 MCU 中的 GPIO 部分是否在存在 VDD 时工作? |
|
相关推荐
1个回答
|
|
如果有一个至少为 4k7 的串联电阻,没有它,基本上什么都没有。请参阅数据表中的 I_IH_max(注入电流)参数。无论如何,uC 很有可能会幸存下来,但不确定。它还取决于驱动强度——提供给输入的电流。非 5V 耐受引脚应该不是大问题,对“FT”引脚要更加小心。
一些 8 位 uC 甚至可以通过其 I/O 引脚由 5 V AC 供电,而 Vcc/GND 保持未连接状态,但这通常不是推荐的设计实践。;) |
|
|
|
只有小组成员才能发言,加入小组>>
请教:在使用UDE STK时,单片机使用SPC560D30L1,在配置文件怎么设置或选择?里面只有SPC560D40的选项
2642 浏览 1 评论
3208 浏览 1 评论
请问是否有通过UART连接的两个微处理器之间实现双向值交换的方法?
1783 浏览 1 评论
3611 浏览 6 评论
5989 浏览 21 评论
939浏览 4评论
1316浏览 4评论
在Linux上安装Atollic TRUEStudio的步骤有哪些呢?
584浏览 3评论
使用DMA激活某些外设会以导致外设无法工作的方式生成代码是怎么回事
1303浏览 3评论
1361浏览 3评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 01:16 , Processed in 1.144011 second(s), Total 80, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号