完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
通过JTAG 接口,debug ARM Cortex-A7平台时: JTAG tool与CPU Core连接后,通过halt命令,会让CPU停下来? 这是如何做到的?会做一些CoreSight相关register设置吗? 按我的理解: 当我们设置Software breakpoint / Hardware breakpoint时,才会做一些register设置。 |
|
相关推荐
1个回答
|
|
在JTAG debug中debugging tools通过 CoreSight 的register进行设置来trigger 各种控制事件
具体关于让A7 CPU停下来,进入debug mode, debugging tools 需要设置CoreSight 的 Embedded Cross Trigger (ETC) 相关的register 可以设置 Debug Status and Control Register中 DBGDSCR.InstrCompl_l 的这个bit 为 1 来让CPU 进入 halt debug mode, 硬件方面 会通过 Cross Trigger Interface 触发DBGTRIGGER 信号,让CPU halt |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
飞凌嵌入式-ELFBOARD 硬件知识分享-ELF 2电源电路讲解
800 浏览 0 评论
1569 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-mfgtools烧录流程介绍之烧写所需镜像
1394 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-mfgtools烧录流程之烧写方法
844 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-内核编译之初次编译
1335 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 13:20 , Processed in 0.701297 second(s), Total 73, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号