完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我使用的是14.3 ISE工具(嵌入式版)和Kintex-7 KC705评估板。
我试图测试我是否可以在QSPI Flash中存储Hello World(或用于测试目的的任何其他简单项目)并使用引导加载程序(希望由XIlinx在SDK中提供的SREC Bootloader项目)从QSPI加载项目 在启动Eval时闪存到FPGA。 板。 当我尝试在SDK中编程Flash时,我被告知找不到兼容的控制器,因此我无法继续进行测试。 它确实告诉我,在参考手册中可以创建自定义配置。 自从Eval上的QSPI Flash以来,我在哪里可以找到有关创建自定义配置的信息。 当兼容的闪存配置都是8位或更大时,电路板仅形成4位数据宽度? 完成此任务的任何其他方法也将是有用的。 谢谢! |
|
相关推荐
6个回答
|
|
谢谢大家的回复。
自从我最初发布关于这个问题以来已经过了很多时间,并且已经通过一些研究和/或反复试验找到了我正在使用的实际设计的解决方案,而不是使用线性BPI Flash。 在原帖中查看解决方案 |
|
|
|
在自己做了更多的研究之后,我现在意识到QSPI还不够大,无法完成我想做的事情。
但是,我想尝试在KC705板上通过SDK编程Flash,但是线性BPI Flash似乎也报告了不适用于Programming Flash实用程序的可接受配置。 关于如何实现这一目标的任何想法? 我也一直在考虑尝试使用iMPACT对Flash进行编程。 我唯一的问题是我不知道如何将.elf和.bit文件组合在一起并创建一个.mcs文件。 有什么建议么? |
|
|
|
在GUI中,您需要分别选择.elf和.bit文件。
检测设备2.分配精灵和位文件3.单击以获取编程选项http://www.xilinx.com/support/documentation/sw_manuals/xilinx11/pp_p_process_update_bitstream_processor_data_xps.htmhttps://forums.xilinx.com/t5/嵌入式 - 开发工具/设置精灵 - 文件 - 协会/ TD-p / 168002 谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 |
|
|
|
@ gatorbite5检查此帖子是否有类似的讨论
https://forums.xilinx.com/t5/7-Series-FPGAs/Virtex-7-boot-file-including-SDK-files/m-p/723017#M18778 -Pratham ------------------------------------------------ ----------------------------------------------请注意 - 请 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢K- -------------------------------------------------- ----------------------- |
|
|
|
您的设计中是否有AXI Quad SPI IP?
如果没有这个,SREC启动加载程序将无法工作。 此外,SDK 14.7或更早版本没有SPI SREC Boot loader应用程序。如果您想使用影响来使用.mcs文件(包括.bit和.elf)对flash进行编程,请按照以下步骤操作。 在SDK中,转到Xilinx Tools-> Program FPGA.2。 在Software Configuration.3下选择您的自定义应用程序。 程序FPGA。 这会生成download.bit文件(位于SDK工作区的hw_platform文件夹中)。 这个download.bit是.bit和.elf的组合。 使用此位文件对FPGA进行编程时,应用程序也会运行。 在Impact中,您可以使用位文件生成.mcs文件。 该过程与为.bit文件生成.mcs文件相同。 您可以参考影响帮助获取更多指导。 -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
谢谢大家的回复。
自从我最初发布关于这个问题以来已经过了很多时间,并且已经通过一些研究和/或反复试验找到了我正在使用的实际设计的解决方案,而不是使用线性BPI Flash。 |
|
|
|
只有小组成员才能发言,加入小组>>
2424 浏览 7 评论
2825 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1207浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 20:26 , Processed in 0.756537 second(s), Total 84, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号