完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
请注意,您正在考虑的虚拟gnd只有在编程FPGA后才会生效。
在此之前,作为虚拟gnd的引脚状态将取决于硬件中的PUDC引脚输入。 如果PUDC连接到GND,则可以在两个电源之间连接电容。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
嗨,
感谢您的评论。 但是,我有点困惑。 接地后的PUDC将导致SelectIO引脚上拉 - 上电后和配置期间。 你的意思是如果我想把它们中的一些直接连接到GND,必须拔出引脚?! 此外,这种方法 - 使用虚拟接地 - 是否有助于电源/信号完整性? 如果它没有帮助我宁愿不使用这些奇怪的方法。 谢谢, 侯赛因 |
|
|
|
另请参阅http://www.xilinx.com/support/answers/12692.html以了解更多信息 - 什么是“虚拟”接地和电源引脚
_______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
|
|
|
|
你可以应用核心概念到7系列alsofrom AR http://www.xilinx.com/support/answers/12692.html
例如,AR提到“为了最大化虚拟接地或电源引脚的有效性,您应该选择具有高驱动强度(低阻抗)的I / O标准(LVTTL24,PCI或GTL)。 在7系列中,您可以使用最高可用驱动强度IO标准(例如:LVTTL24可用于7系列)。 在7系列中,http://www.xilinx.com/support/documentation/user_guides/ug471_7Series_SelectIO.pdf表1-8中提到的不同IO标准的DRIVE属性的允许值 _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1172浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
585浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 16:09 , Processed in 1.869083 second(s), Total 85, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号