完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我在XPS 14.6.XPS中添加了一个axi_xadc实例,创建了这些永恒的端口:
PORT axi_xadc_0_VAUXP_pin = axi_xadc_0_VAUXP,DIR = I,VEC = [15:0] PORT axi_xadc_0_VAUXN_pin = axi_xadc_0_VAUXN,DIR = I,VEC = [15:0] PORT axi_xadc_0_CONVST_pin = axi_xadc_0_CONVST,DIR = IPORT axi_xadc_0_ALARM_pin = axi_xadc_0_ALARM,DIR = O,VEC = [7:0]端口axi_xadc_0_TEMP_OUT_pin = axi_xadc_0_TEMP_OUT,DIR = O,VEC = [11:0]端口axi_xadc_0_MUXADDR_pin = axi_xadc_0_MUXADDR,DIR = O,VEC = [4:0] 我在哪里连接这些外部端口? 我的设计基地在Vivado。 在XDC文件中,应该为哪些引脚分配? 谢谢您的帮助! PS。 我正在使用Virtex 7 |
|
相关推荐
2个回答
|
|
VAUX总线是外部模拟输入的IO引脚接口。
这些需要连接到XDC文件中的物理引脚.CONVST是XADC的转换开始输入。 它应与CONVSTCLK匹配。 它告诉XADC开始采样。 它来自FPGA逻辑。报警是一种定义多个报警输出的总线。 应该去FPGA逻辑或处理器.TEMP_OUT是测量温度。 它应该转到FPGA逻辑或处理器。 MUXADDR是一种控制外部多路复用器的总线。 您可以将其保持不连接状态。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 在原帖中查看解决方案 |
|
|
|
VAUX总线是外部模拟输入的IO引脚接口。
这些需要连接到XDC文件中的物理引脚.CONVST是XADC的转换开始输入。 它应与CONVSTCLK匹配。 它告诉XADC开始采样。 它来自FPGA逻辑。报警是一种定义多个报警输出的总线。 应该去FPGA逻辑或处理器.TEMP_OUT是测量温度。 它应该转到FPGA逻辑或处理器。 MUXADDR是一种控制外部多路复用器的总线。 您可以将其保持不连接状态。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
只有小组成员才能发言,加入小组>>
2424 浏览 7 评论
2825 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1225浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 08:50 , Processed in 1.418201 second(s), Total 50, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号