完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我试图通过使用XADC读取模拟信号。 我有Zynq-7000板。 我找不到引脚分配文件。 要将模拟信号输入到从vaux0到vaux15的16个通道,我应该如何与XADC接头建立输入连接? 非常感谢。 :) |
|
相关推荐
10个回答
|
|
我不确定你指的是哪种设备。
包文件中I / O名称后面带有ADxP或ADxN后缀的引脚(可在http://www.xilinx.com/support/packagefiles/zynq7000-pkgs.htm中找到)是辅助引脚。您可以参考 zc706或zc702电路板原理图可以获得如何连接这些引脚的指导,您也可以参考UG480。 -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 在原帖中查看解决方案 |
|
|
|
我不确定你指的是哪种设备。
包文件中I / O名称后面带有ADxP或ADxN后缀的引脚(可在http://www.xilinx.com/support/packagefiles/zynq7000-pkgs.htm中找到)是辅助引脚。您可以参考 zc706或zc702电路板原理图可以获得如何连接这些引脚的指导,您也可以参考UG480。 -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
感谢你的回答。
它是Z-7020。 我看到下面的链接: http://microzed.org/sites/default/files/documentations/ZedBoard_RevD.2_Schematic_130516.pdf 我仍然无法弄清楚板上的35号银行在哪里,如何将模拟信号与电路板进行物理连接? |
|
|
|
你能否分享一下你所针对的部分?
找到引脚后,您可以参考UG475中的器件图来查看引脚的物理位置。 -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
|
|
|
|
我有同样的问题,你是否设法配置I / O输入anlog信号到xadc?
|
|
|
|
@ mohamed.omran
你的问题究竟是什么? 只需分享您正在尝试做的事情并登上您使用以确保您引用与上述相同的电路板。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
@gnarahar
|
|
|
|
@ mohamed.omran你需要制作必要的电路以确保输入在0到1伏特之间进行单极操作。
因此,根据您要测量的内容,您可能需要使用电阻分压器网络对其进行缩放,以使其在操作范围内。 通过UG480 http://www.xilinx.com/support/documentation/user_guides/ug480_7Series_XADC.pdf,它有必要的细节。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2395 浏览 7 评论
2810 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2277 浏览 9 评论
3354 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2445 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
780浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
558浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
405浏览 1评论
1985浏览 0评论
704浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 02:27 , Processed in 1.478810 second(s), Total 94, Slave 77 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号