完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
@ abdulrasheed1981
是.MT25QU128支持配置存储器部分,用于XC7A35T-1FTG256。 -------------------------------------------------- -------------------------------------------------- --------- 如果您有任何疑问,请回复,给予赞誉并接受解决方案 -------------------------------------------------- -------------------------------------------------- -------- 在原帖中查看解决方案 |
|
|
|
你好@ abdulrasheed1981
以下是VIVADO(2018.1)中支持XC7A35T-1FTG256的闪光灯部件 支持列表中没有确切的部分,即S25FS06,但如果此部件兼容,您可以与闪存供应商联系 s25fl064l或s25fl064p并具有相同的ID代码。 -------------------------------------------------- -------------------------------------------------- ---------------------- 如果您有任何疑问,请回复,如果您获得解决方案,请给予Kudos并接受为解决方案 -------------------------------------------------- -------------------------------------------------- --------------------- |
|
|
|
不支持S25FS,它具有与S25FL系列不同的操作代码集。
它仅支持四IO操作,无四读操作。 Reagards, 振东 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
@zhendon如果您不介意,请提示我aSerial(SPI兼容)NOR闪存IC(32-128MB),时钟频率接近100MHz,电压1.8V或3V,可与XC7A35T-1FTG256一起使用。
谢谢。 |
|
|
|
嗨,
您可以参考UG908附录C“配置存储器支持”部分,并查看符合您要求的Vivado工具支持的闪存模型。 我很好奇100Mhz是强制性要求吗?A7可以支持SPI x4,它最大化了数据宽度,因此在大多数情况下用户可以在较低的时钟频率下运行。 谢谢, 振东 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
@ zhendon我已经提到了这个文件。
这些项目现在不可用。我正在使用100 MHz时钟源为fpga。 这就是为什么我指定'大约100MHz'。 我是这个领域的新手,现在正试图通过参考艺术板原理图设计一块新板(我有一个Arty板和我一起)。 因此,如果您能够推荐任何具有上述规格的SPI NOR闪存,那将是一个很好的帮助。 谢谢.. |
|
|
|
您不需要系统时钟进行配置。
FPGA具有用于配置的内部时钟,您可以相应地进行设置。 有关CCLK设置的更多详细信息,请参阅ug470,有关比特流设置,请参阅ug908 如果您需要明确的配置时间,则可以选择外部时钟,然后将其提供给EMCCLK引脚。 请联系您的xilinx分销商FAE,他将根据我们在ug908中提到的供应商的可用性向您推荐SPI闪存 https://www.xilinx.com/about/contact/authorized-distributors.html |
|
|
|
|
|
|
|
@ abdulrasheed1981
是.MT25QU128支持配置存储器部分,用于XC7A35T-1FTG256。 -------------------------------------------------- -------------------------------------------------- --------- 如果您有任何疑问,请回复,给予赞誉并接受解决方案 -------------------------------------------------- -------------------------------------------------- -------- |
|
|
|
只有小组成员才能发言,加入小组>>
2379 浏览 7 评论
2794 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2261 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2427 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
364浏览 1评论
1960浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 06:00 , Processed in 1.269915 second(s), Total 95, Slave 78 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号