完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在研究ML505板上的PCIe-DDR2存储器接口设计XAPP859。 我在.ucf文件中做了一些更改,并在不同位置添加了几个调试器LED,但在设计运行时没有显示。 我甚至尝试更改给定的FPGA引脚设置“phy_initialization_done”和“LED_link_up”输出并反复重新实现模块但无济于事。 任何人都可以对设计的内容有所了解吗? 仅供参考,我粘贴了我更改的.ucf文件的一部分: ................... #LED#表示PCIe端点已成功完成链路训练#,下行端口连接到网络“phy_init_initialization_done”LOC = G15 | IOSTANDARD =“LVCMOS25”; ///我将LOC = H18更改为LOC = G15,但即使在我的.ucf文件中没有分配到该位置,H18上的LED仍然会亮起。 NET“LED_link_up”LOC = G16 | IOSTANDARD =“LVCMOS25”; ///这里我从AD25改为G16。 AD25的LED发光而不是G16。 整个.ucf文件中没有引用AD25 NET“test_LED”LOC = T10 | IOSTANDARD =“LVCMOS25”; ///这里添加了一个LED。 它是一个红色的导致错误 NET“test_LED1”LOC = F6 | IOSTANDARD =“LVCMOS25”; ///增加了另一个新的LED。 同样的红色。 当它们发光时,这两个LED都没有发光。 .................... 希望得到一些快速回复。 谢谢, Rashmikant |
|
相关推荐
1个回答
|
|
实际上,链接训练和SODIMM SDRAM可能都存在问题。
- 对于SODIMM SDRAM,检查您使用的存储器是否符合FPGA代码中设置的参数。 - 对于PCIe,如果您试图让您的主板在最近的PCIe 2.0机器上工作,则需要将PCIe IP更新到1.9.4版本(在Xilinx页面上搜索“Endpoint Block Plus 1.9.4”)。 更新版本的IP也可以,但是你可能还有其他问题,所以也许你应该先尝试使用1.9.4(对于v1.10及更高版本,你也需要ISE 11)。 如果你有一个带有PCIe Gen1的旧主板,请尝试检查你的主板。 |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
756浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
545浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
366浏览 1评论
1963浏览 0评论
682浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-23 05:09 , Processed in 1.284095 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号