完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
Xilinx Platform Flash XL(XCF128XL)提供最快的配置时间:
http://www.xilinx.com/products/silicon_solutions/proms/pfxl/http://www.xilinx.com/support/documentation/data_sheets/ds617.pdf(Platform Flash XL高密度存储和配置设备)http ://www.xilinx.com/support/documentation/user_guides/UG438.pdf(Platform Flash XL用户指南)http://www.xilinx.com/products/silicon_solutions/proms/pfxl/platformflashxl_faq.pdf(PLATFORM FLASH XL - Xilinx XCF128X常见问题) 然而: - 比5VLX20T所需的6.3Mb大得多 -is没有直接的JTAG接口,必须间接编程。 我可能会推荐XCF08P: http://www.xilinx.com/support/documentation/data_sheets/ds123.pdf(平台闪存系统内可编程配置PROM) 这将是用于原型,生产和现场更新的最灵活的系统。 但是,V5还支持SPI和BPI标准PROM: http://www.xilinx.com/support/documentation/user_guides/ug191.pdf(Virtex-5配置用户指南) 请注意,SPI配置速度不快。 这个V5配置用户指南(ug191)是所有可能性的最佳起点。 BT |
|
|
|
为此,我经常使用单独的CPLD或小型非易失性FPGA。
我连接一个 SPI PROM或PROM到CPLD并使用CPLD作为加载接口的接口 PROM数据和配置Virtex 5.对于从串行模式,您可以运行 配置时钟为100 MHz,使用内部生成时无法实现 CCLK由于频率容差大。 某些SPI部件具有快速读取模式 在快速读取期间,DIN引脚成为第二个DOUT,允许两个 单个SPI PROM(75 MHz)的每时钟位数和高达150 Mbps的读出速率。 其中一个部分是WinBond W25X32。 一些较新的SPI部件甚至具有四边形 数据速率模式允许每个时钟周期4位。 - Gabor |
|
|
|
谢谢您的回复。
不幸的是我没有空间 将CPLD添加到我的主板,但如果您可以给我发电子邮件,我将不胜感激 描述如何配置系统的框图.. 在应用笔记ug191中,如何配置virtex5的选项很少 我需要在新电压下更改配置文件,重新配置 FPGA欠压。 您推荐哪个选项?如何计算加载时间? 谢谢 大卫 |
|
|
|
只有小组成员才能发言,加入小组>>
2423 浏览 7 评论
2824 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1187浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
589浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 04:53 , Processed in 1.189861 second(s), Total 49, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号