完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我正在使用ILA调试我设计的一些网。 我正在使用KCU105板。 但是最大允许C_DATA_DEPTH是131072,这对我来说太低了。 有没有其他方法来调试我的设计的网络那么,我可以倾倒几亿个样本? 是否可以增加C_DATA_DEPTH? 或者我应该选择具有更高C_DATA_DEPTH的新FPGA? 请建议我,如果有任何新的FPGA板可以帮助我解决这个问题请告诉我。 我将感谢任何建议和帮助。 |
|
相关推荐
3个回答
|
|
嗨@ ukonar,
它不是关于FPGA的类型,而是它的ILA IP规范。 是否可以尝试存储限定符来选择特定样本? 谢谢,Arpan ----------------------------------------------- - - - - - - - - - - - - - - - - - - - - - - - -请注意- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。感谢Kudos .-------------------- -------------------------------------------------- ------------------------ |
|
|
|
您好@arpansur感谢您的快速回复
我可以设计一些存储元素,将其存储在设计中。 比如在每50个时钟周期之后我就可以探测到这样的数据。我可以将我的深度提高50倍。但问题是我的设计目前工作在最慢的频率(5Mhz)。 我不能低于它来探测存储元素的数据。 |
|
|
|
实际上这里正在尝试读取使用FMC与FPGA连接的外部存储器。
|
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
365浏览 1评论
1961浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 16:08 , Processed in 1.189529 second(s), Total 50, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号