完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
喜
如何用zqq的irq no 52到MIO26(gpio中断)引脚配置中断线? 我正在使用以下devicetree配置 i2c1:i2c @ e0005000 {compatible =“cdns,i2c-r1p10”; clocks =; interrupt-parent =; 中断=; reg =; #address-cells =; #size-cells =; rtc:rv8803 @ 32 {compatible =“microcrystal,rv8803”,“rtc-rv8803”; interrupt-parent =; 中断=; reg =; }; }; 为什么要注册zynq-gpio insted olf GIC如下所示? cat / proc / interrupts CPU0 CPU1 16:0 0 GIC 27 gt17:0 0 GIC 43 ttc_clockevent18:366 298 GIC 29 twd23:0 0 GIC 62 43c40000.xadc81:0 0 zynq-gpio 52 rv8803147:0 0 GIC 57 cdns-i2c148 :7 0 GIC 80 cdns -i2c150:0 0 GIC 35 f800c000.ocmc151:62 0 GIC 59 xuartps153:0 0 GIC 58 e0006000.spi154:0 0 GIC 81 e0007000.spi 使用上面的设备树设置,控制不进入中断处理程序。 你能告诉我怎么进一步。 提前致谢 钱德拉 |
|
相关推荐
1个回答
|
|
查看这篇文章
https://forums.xilinx.com/t5/Embedded-Linux/RTC-on-Zynq-7000-Linux/td-p/244610 谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
365浏览 1评论
1960浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 09:47 , Processed in 1.288861 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号