完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在NGDBUILD期间发现了错误
ERROR :: 90 - 在网表中找不到BRAM实例'A_digital_top / A_core_12 / A_cpu_top / A_rom_wrapper / A_ram1kx32m32_wrapper_0 / A_RAMB36E1_IROM0'。 让我知道如何解决这个问题。 谢谢, 肖恩 |
|
相关推荐
2个回答
|
|
S,
什么设备? 什么软件工具(ISE,Vivado)。 你的RTL是什么样的(verilog,VHDL)? 这是你的代码吗? 一个例子? 你在学习教程吗? 例? Austin Lesea主要工程师Xilinx San Jose |
|
|
|
CONFIG PART = XC6VLX240T-FF1156-1;
发布14.3 ngdbuild P.40xd(lin64) 它的块RAM在RTL中实例化。 编写NGDBUILD日志文件“chip_top.bld”... ERROR :: 90 - 在netlist.ERROR :: 90 - BRAM实例中找不到BRAM实例'A_digital_top / A_core_12 / A_cpu_top / A_rom_wrapper / A_ram1kx32m32_wrapper_0 / A_RAMB36E1_IROM0' 在netlist.ERROR :: 90中找不到A_digital_top / A_core_12 / A_cpu_top / A_rom_wrapper / A_ram1kx32m32_wrapper_1 / A_RAMB36E1_IROM0' - 在netlist.ERROR中找不到BRAM实例'A_digital_top / A_core_12 / A_cpu_top / A_rom_wrapper / A_ram1kx32m32_wrapper_2 / A_RAMB36E1_IROM0' :90 - 在网表中找不到BRAM实例'A_digital_top / A_core_12 / A_cpu_top / A_rom_wrapper / A_ram1kx32m32_wrapper_3 / A_RAMB36E1_IROM0'。 谢谢, 肖恩 |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1121浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 18:48 , Processed in 1.154014 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号