完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在使用Vivado 2013.1,我对多周期的constaints有一些问题,似乎它因某些原因无法工作,希望有人可以提供帮助。 这些是需要约束的计时消息 名称松弛从总延迟逻辑延迟净延迟逻辑%净百分比阶段源时钟目标ClockPath 461 -3.31 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [511] / D 7.60 7.27 0.33 95.64 4.36 124 clk_pll_i clk_pll_iPath 462 -3.26 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [507] / d 7.55 7.21 0.33 95.61 4.39 123 clk_pll_i clk_pll_iPath 463 -3.25 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [ 510] / D 7.54 7.21 0.33 95.61 4.39 124 clk_pll_i clk_pll_iPath 464 -3.24 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [509] / D 7.53 7.20 0.33 95.60 4.40 123 clk_pll_i clk_pll_iPath 465 -3.20 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [508] / D 7.49 7.16 0.33 95.58 4.42 123 clk_pll_i clk_pll_iPath 466 -3.20 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPin g_rdAaddr_reg [503] / D 7.49 7.16 0.33 95.58 4.42 122 clk_pll_i clk_pll_iPath 467 -3.20 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [506] / D 7.49 7.16 0.33 95.58 4.42 123 clk_pll_i clk_pll_iPath 468 -3.19 COMP_MC0。 bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [505] / d 7.48 7.14 0.33 95.57 4.43 122 clk_pll_i clk_pll_iPath 469 -3.15 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [504] / d 7.44 7.11 0.33 95.55 4.45 122 clk_pll_i clk_pll_iPath 470 -3.15 COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [25] / C COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg [499] / D 7.44 7.11 0.33 95.55 4.45 121 clk_pll_i clk_pll_i 这是我在.xdc文件中的禁令 set_multicycle_path -hold -from [get_pins {COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg / C}] -to [get_pins {COMP_MC0.bfi_mc0_inst / nxtPing_rdAaddr_reg / D}] 3 无论我尝试了什么似乎总是在那里。 违规信号是一个地址计数器,用于跟踪下一个地址,因此它可以处于多周期路径中。 非常感谢提前。 |
|
相关推荐
3个回答
|
|
汤姆,
我发现如果我在vivado(没有gui)进入控制台tcl模式,我可以尝试正确的语法,以便稍后我可以让脚本正常工作。 所以按命令调试命令(例如get,set等)对我来说效果很好。 从simples内部元素开始构建正确的tcl命令,然后解决。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
非常感谢您的回复。
我确实做到了这一点,我看了视频并做了那个,但是一旦我完成约束单个pathat一段时间的所有路径并再次运行时间,我可以看到状态得到更新但我会得到另一组 违法行为。 问题是,是唯一的约束方式。 所以我作为外卡被欺骗并替换为 期待您的回音 谢谢 |
|
|
|
奥斯汀,
我回去试图一次至少做一条路,看它是否有效。 我一遍又一遍地观看了视频“设置 - 多循环路径异常并且停止了操作,并确实完成了视频上的内容,我甚至限制了完全相同的循环次数,它是什么,它没有-hold并且带有-hold检查时序报告 一小步。 在我完成一条路径再次运行时间报告后,另一个违规行为与我未完成的其他违规行为一起出现。 我想看看是否保存新约束检查约束文件以确保它在那里,重新运行合成器。 令我惊讶的是,同样的道路再次出现。 我已经因为这种类型约束而失去了太多时间,并且不知道还能做什么。 谢谢 |
|
|
|
只有小组成员才能发言,加入小组>>
2389 浏览 7 评论
2804 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2270 浏览 9 评论
3338 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2440 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
768浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
551浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
386浏览 1评论
1975浏览 0评论
692浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-30 12:21 , Processed in 1.996166 second(s), Total 82, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号