完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好。我想在FPGA上实施SLAVEFIFO。然后我从AN6997找到了下面的代码。
模块SLaveFIFO2BYFPGAGOTH(RESEtiGIN),/输入复位有源低CLK,/ /输入CLP 27 MHz / /同步,FDATA,FADDR,//输出FIFO地址SLRD,/ /输出读选择SLWR,/输出写选择FLAGA,FLAB,FLAG,FLAD,输出输出使能选择CLKYOUT,/ /输出CLK 100 MHz和180相SHIFT SLCS,//输出芯片选择PKKAND,//输出PKT端MODEP,PMODE,RESET,//TIILYSTATE,//PMODEY2 / /用于调试);但我不确定在1PoT下面,我应该如何处理这个模型,我相信上面的FX3板与1个连接。但我不确定,我应该用一个端口来做什么。在CyPress文档中没有关于MODEP的任何地方。有人知道如何将MooDEP P与FPGA和FX3板连接起来吗? |
|
相关推荐
1个回答
|
|
MeoDePiP是进入FPGA模块的输入信号。这3位表示您正在配置FPGA以驱动数据的模式。如果你看到了AN6944,那么你会注意到SW8,这些开关将选择模式从奴隶FIFO操作。有关详细信息,您可以参考应用程序注释中提供的表,该表显示了不同的支持模式。
|
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2105 浏览 1 评论
1851 浏览 1 评论
3669 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1786 浏览 6 评论
1536 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
570浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
423浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
437浏览 2评论
384浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
915浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 18:03 , Processed in 1.056175 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号