完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在使用Vivado 2014.4。 我尝试将AXI_GPIO连接到Zedboard上的LED。 我使用“运行连接自动化”将AXI_GPIO与ZYNQ7处理系统连接起来。 但是,在本教程中,将弹出一个窗口,让用户选择板接口。 如下图所示: 但是,在我的Connection Automation面板中,没有这样的东西。 如下所示: 点击“确定”后点击“确定”。 将有一个名为gpio_rtl的外部接口。 谁能帮我这个? 谢谢, 亚瑟 |
|
相关推荐
5个回答
|
|
@yingcai确保在创建项目时选择了zedboard而不是zynq部分。
请查看图片,你必须选择zedboard。 -Pratham ------------------------------------------------ ----------------------------------------------请注意 - 请 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢K- -------------------------------------------------- ----------------------- 在原帖中查看解决方案 |
|
|
|
更新:
我读了AXI_GPIO更新日志,发现了这个: 2014.3:* 2.0版(修订版6)*如果使用了板接口,则禁用相应GPIO的自定义 *如果使用了板接口,则禁用相应GPIO的自定义 那么有人有任何想法吗? |
|
|
|
@yingcai确保在创建项目时选择了zedboard而不是zynq部分。
请查看图片,你必须选择zedboard。 -Pratham ------------------------------------------------ ----------------------------------------------请注意 - 请 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢K- -------------------------------------------------- ----------------------- |
|
|
|
要查看“选择板部件接口”选项,您应在“axi_gpio_0”下选择“GPIO”,如下面的代码段所示。
-------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
谢啦 : )
|
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1157浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 02:56 , Processed in 1.436635 second(s), Total 86, Slave 70 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号