完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,大家好,
好了,已经看过UDB编辑器视频了,然后尝试一下,所以我找到了创建者的UDB编辑器信息,在文档的末尾是一个一步一步的项目,这个项目需要一个数字,把它移到左边两次(乘以4)并加上127,“我说的非常简单”。 并一步一步,一个UART组件获取操作的结果取代液晶,我喂的成分与十进制值10的,我得到了一个结果,而不是0xa7 0x28(40)(147)正如预期的那样,所以我甚至不能让一步一步项目正常运行,结果我想问题是在加法127指令上。试图解决这个问题,但我跟所有步骤正确(我猜),我看不见的错误,也许你可以看到它。 项目上,我就5lp原型套件运行,但它必须运行在PSoC器件。 提前感谢 卡洛斯 示例:Cyrkky.Access 01.Zip 499.8 K |
|
相关推荐
3个回答
|
|
您的设计没有运行,因为“go”信号连接到常数1(逻辑高)。所以你不能确定当一个周期结束,新的周期已经开始。你正在阅读的中间结果,这将与预期。我会建议你修改你的状态机或者去相应的信号。解决办法是将结果存储在F1和从那里,它不会改变,直到一个新的值送入A0—
我修改你的测试程序,以获得更多的不仅仅是一个价值比较几种运行。 鲍勃 示例:Cyrkky.Access 01.Zip 57.5 K |
|
|
|
你可能会考虑改变你的项目,但这意味着你自己要跳进编程Verilog:
界面变化: 程序写入FIFO 0 组件计算值(当FIFO不为空时) 组件将结果存储到FIFO 1中。 程序检查FIFO 1不空,并读取结果 挑战,不是吗? 鲍勃 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
752个成员聚集在这个小组
加入小组2074 浏览 1 评论
1829 浏览 1 评论
3643 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1765 浏览 6 评论
1517 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
514浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
365浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
413浏览 2评论
360浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
866浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-28 06:27 , Processed in 0.926689 second(s), Total 80, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号