完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我用这种配置配置PGA:PGAE1IX Sistar();PGAE11SET增益(PGAE11GAINY04); 附图附图。 我在P60中放置了一个0.5伏的峰到峰(VPP)的正弦波,而P62 I只有大约1.2VPP。 如果我设置增益=08,则获得p62近似2.1Vpp, 正常吗? PGA-ErRO.PNG 10 K |
|
相关推荐
5个回答
|
|
你的正弦满足下面的VDDA & gt;= vNas.gt;= VSS,即
正弦下面没有负部分吗? 还要记住传递函数是 VOUT=VREF+(VIN -VREF)×增益 正弦频率是多少? 问候,Dana。 |
|
|
|
使用方程,VOUT = VREF +(VIN–VREF)×增益测量VIN和VOUT的峰值。
看看这个方程式能预测你所看到的。 我建立了一些接近你的情况和我局发现Vdda是造成问题,在 G = 4的输出是饱和因为我VDDA为4.3 V(我需要找出为什么这, 另一个问题)。 所以我把正弦波偏移为2 V,得到预测输出 g=4。 问候,Dana。 |
|
|
|
|
|
|
|
好啊。 我试试看。关于增益的问题是形式VREF。我使用内部VREF(2.5 V)从PSoCand它不是恒定的,如果我直接连接在PGA引脚。 正常吗? 谢谢 当做, 罗米拉。 |
|
|
|
VDD / 2 VREF内部是一个R除法器的VDD。VDD可以是嘈杂的,如果你
没有好的去耦,噪音会出现在VDD/2上。 参考文献。参考文献往往是HZ,所以你需要使用运算放大器。 配置为缓冲器以缓冲VREF到PGA增益设置R输入。 问候,Dana。 |
|
|
|
只有小组成员才能发言,加入小组>>
752个成员聚集在这个小组
加入小组2070 浏览 1 评论
1826 浏览 1 评论
3639 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1761 浏览 6 评论
1513 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
511浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
361浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
410浏览 2评论
357浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
857浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-24 18:14 , Processed in 1.108503 second(s), Total 85, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号