完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
基本思路是通过外设产生定时中断,来反推外设本身的时钟频率。但是QSPI和ADC这些外设目前不能使用,也不太好用,那么要用其余的哪个外设来实现这个Fppl1的合理性检查呢?
|
|
相关推荐
1个回答
|
|
|
时钟的异常通常用其它时钟比较来发现,可以用两个GTM分别用待测试时钟和其它时钟来驱动,隔断时间看看它们之间的比例关系是否在可接受的范围内。用户手册里面有“OSC clock frequency out of range ”和“Back-up clock out-of-range alarm”。
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
【瑞萨RA6E2】瑞萨E2S软件安装过程,等待过程玩下97_e2 studio_ZGZZ
140 浏览 0 评论
483 浏览 0 评论
【原创】【RA4M2-SENSOR开发板评测】低功耗+USB综合测试
815 浏览 0 评论
1346 浏览 2 评论
804 浏览 0 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
16907 浏览 31 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 21:51 , Processed in 0.561774 second(s), Total 72, Slave 55 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
865