完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
使用更快的时钟对慢速数据进行过采样,
谷歌 过采样数据时钟恢复站点:xilinx.com 并阅读有关过采样数据流以恢复数据的信息, Austin Lesea主要工程师Xilinx San Jose |
|
|
|
|
|
|
|
yongjin88写道:
再来一次检查。 时钟会慢吗? (0.757575 MHZ)(期间1320ns)能够过采样成为100MHz时钟吗? 频率很奇怪,但我无法改变它 您使用快速时钟对慢速时钟进行过采样。 可能你只是在寻找慢速时钟的有效边缘,当你看到它时,你会捕获(也是过采样的)输入数据。 ----------------------------是的,我这样做是为了谋生。 |
|
|
|
|
|
|
|
yongjin88写道:
问题在于慢速时钟(1320ns)是低占空比时钟。 像1%的工作周期 所以你应该告诉我们你的第一篇文章中的重要信息。 ----------------------------是的,我这样做是为了谋生。 |
|
|
|
|
|
|
|
到目前为止,评论讨论了数据抽样。
你能解释一下这意味着什么吗? Bob需要接收慢速时钟并将其恢复到100MHz以获取时序信息。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
|
|
|
|
这是一个slllooooooooooowwwww剥洋葱。
在接收器端,需要恢复慢速时钟。 我需要一个100MHz的时钟来进行数据采样。 您抽样的数据是什么? 采样数据的时基是多少? .7575MHz时钟/数据和~100MHz采样数据之间是否有任何时序关系? - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
很抱歉,我是fpga和设计的新手。
我尽力提供尽可能多的细节。 我实现了脉冲位置调制技术。 这解释了低占空比。 每个槽宽为10ns。 整个数据帧将占用1320 ns。 其中只有一个槽宽的脉冲。 (10ns的)。 这将是数据。 时钟信号。 也是1320 ns。 只在第一个插槽宽度发送脉冲。 它充当接收器上进行数据采样的定时参考 |
|
|
|
你的解释并没有帮助我理解你的设计。
我仍然不明白时钟恢复的必要性。 也许图表(波形图,框图,流程图)可能有所帮助。 这是一个学术项目还是商业活动? - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
|
|
|
|
恢复100M时钟进行数据采样的目的。
它帮助我确保发射器和接收器之间的同步。 请描述您的设计如何用于同步和数据传输(或采样)。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
|
|
|
|
|
|
|
|
因此,对其进行采样的时钟必须至少为100MHz。
快几倍会更好。 ------------------------------------------“如果它不起作用 模拟,它不会在板上工作。“ |
|
|
|
采样10ns脉冲的理论极限是一个时钟,其周期不超过10ns减去采样触发器的建立时间,减去采样触发器的保持时间。
你还需要补贴 - 时钟抖动 - 要采样的信号中的边沿速率不平衡 - 要采样的信号上的噪声 有些东西可以量化,有些则不那么容易。 对于低于125MHz(8ns时钟)的采样10ns脉冲,我不会感到舒服。 Avrum |
|
|
|
好。
我实际上正在考虑使用100MHz时钟来采样数据。 FPGA。 因为100Mex将很好地与发射器重合。 但我现在的问题是如何用低占空比的cydog定时参考信号的相位恢复时钟 |
|
|
|
好。
我实际上正在考虑使用100MHz时钟来采样数据。 FPGA。 因为100Mex将很好地与发射器重合。 有各种各样的方法(技巧)来检测具有“慢”时钟的脉冲,100MHz时钟应该足够了。 技巧包括时钟两边的脉冲展宽和采样。 但我现在的问题是如何用低占空比的cydog定时参考信号的相位恢复时钟 我知道无法从极低占空比的输入信号恢复时钟,使用FPGA PLL PLL需要时间来获取相位/频率锁定,并且您描述的信号将无法提供足够的时间来获取锁定(更不用说保持锁定) )。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
只有小组成员才能发言,加入小组>>
2322 浏览 7 评论
2734 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2219 浏览 9 评论
3297 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2369 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
657浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
465浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
229浏览 1评论
671浏览 0评论
1865浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-2 17:17 , Processed in 1.314351 second(s), Total 85, Slave 78 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号