完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
4个回答
|
|
到目前为止,您的代码看起来非常好。
您是否看过该电路板的参考设计代码? - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
我已经阅读了您的Spartan 3e入门套件的整个手册,尤其是ADC的一部分。
我成功分配了引脚,用于与UCF文件中的LTC6912-1 AMP和ADC LTC1407A-1进行通信。 您已经添加了IPCORE通用I / O.要管理ADC_COV引脚,因为它具有特殊性。 我开发了一个用于处理输入和输出SPI的代码。 1.将SPI IPCORE配置为教师。 选择阶段1.并启用bitSPE。 禁用LOOPBACK MODE位。 建立1位复位RX和TXFIFO。 2.写入SPIDTR注册表值,但是当硬件调试模式在内存寄存器中没有值时。 可能是什么问题呢? 我在SDK11.1上使用SPI v 2.01a。 |
|
|
|
你能用microlaze向我展示这个项目,我无法解决这个问题。谢谢你!
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2414 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3371 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1062浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
577浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
436浏览 1评论
1998浏览 0评论
722浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-19 10:56 , Processed in 1.399842 second(s), Total 85, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号