完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨朋友们,
即时通讯使用spartan 3e套件,并使用前置放大器和adc进行模拟捕捉,但当我看到芯片上的输出时会产生很多噪音......前置放大器的输入只有大约60mvp-p ... 我增加它超过这个镜像对信号的较高值有一种影响(我已经处理了两个恭维问题) ..前置放大器(ltc 6912-1)配置为-1增益..并且我只使用一个adc通道......我也想知道前置放大器的有效输入范围...作为 ref已经是1.65v ......有人为此工作过吗? 以上来自于谷歌翻译 以下为原文
|
|
相关推荐
2个回答
|
|
即时通讯使用spartan 3e套件,并使用前置放大器和adc进行模拟捕捉,但当我看到芯片上的输出时会产生很多噪音......前置放大器的输入只有大约60mvp-p ...
我增加它超过这个镜像对信号的较高值有一种影响(我已经处理了两个恭维问题) ..前置放大器(ltc 6912-1)配置为-1增益..并且我只使用一个adc通道......我也想知道前置放大器的有效输入范围...作为 ref已经是1.65v ......有人为此工作过吗? 以上来自于谷歌翻译 以下为原文 im using spartan 3e kit , and using the preamplifier and adc for analog capture, but when i see the output on chip scope there is a lot of noise... the input at the pre amp is only about 60mvp-p ... if i increase it beyond this there is a mirror image kind of effect on higher values of the signal ( i have taken care of two's compliment issue) .. the pre-amp (ltc 6912-1)is configured for -1 gain .. and im using only one adc channel... also i would like to know the valid input range to the pre-amplifier...as the ref is already 1.65v ... has anybody worked on this ? |
|
|
|
即时通讯使用spartan 3e套件,并使用前置放大器和adc进行模拟捕捉,但当我看到芯片上的输出时会产生很多噪音......前置放大器的输入只有大约60mvp-p ...
我增加它超过这个镜像对信号的较高值有一种影响(我已经处理了两个恭维问题) ..前置放大器(ltc 6912-1)配置为-1增益..并且我只使用一个adc通道......我也想知道前置放大器的有效输入范围...作为 ref已经是1.65v ......有人为此工作过吗? 以上来自于谷歌翻译 以下为原文 im using spartan 3e kit , and using the preamplifier and adc for analog capture, but when i see the output on chip scope there is a lot of noise... the input at the pre amp is only about 60mvp-p ... if i increase it beyond this there is a mirror image kind of effect on higher values of the signal ( i have taken care of two's compliment issue) .. the pre-amp (ltc 6912-1)is configured for -1 gain .. and im using only one adc channel... also i would like to know the valid input range to the pre-amplifier...as the ref is already 1.65v ... has anybody worked on this ? |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1111浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
445浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 09:38 , Processed in 1.301921 second(s), Total 77, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号