完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我们正在使用ml 506平台,并且存在以太网问题。 当我们使用* .bit和* .elf从SDK配置FPGA时,每件事都可以。 Ethernetlink已经建立,我可以ping平台。应用程序是基于LwIP的简单TCP服务器,UART用于调试。 然后我们根据用户指南创建SystemACE文件:http://www.xilinx.com/products/boards/ml505/docs/ml505_b***_std_ip_addition.pdf并将其复制到CF. 我们使用CF卡启动ml506,一切正常,UART调试信息似乎很好,LED二极管表示链接速度开启(我们尝试了所有速度10/100/1000),但是当我ping平台时没有响应(二极管指示 收到的数据包RX闪烁但TX从不闪烁。 基于调试消息似乎LwIP根本不接收数据包。 如果我们从SDK重新加载软件(使用CF配置的硬件),应用程序就会开始工作! 另外,我尝试过使用CF提供的Web服务器演示应用程序并遇到同样的问题。 什么想法可能导致这个问题? |
|
相关推荐
3个回答
|
|
解决了这个问题。
问题出在genace.tcl文件中。 我们使用来自参考设计ml506_std_ip_pcores的genace.tcl文件来自http://www.xilinx.com/products/boards/ml506/ml506_11.1_1/b***.htmprobably这是来自EDK 11.2。 当我们将版本更新到11.3问题时,已经解决了。 我们希望这会对某人有所帮助。 在原帖中查看解决方案 |
|
|
|
解决了这个问题。
问题出在genace.tcl文件中。 我们使用来自参考设计ml506_std_ip_pcores的genace.tcl文件来自http://www.xilinx.com/products/boards/ml506/ml506_11.1_1/b***.htmprobably这是来自EDK 11.2。 当我们将版本更新到11.3问题时,已经解决了。 我们希望这会对某人有所帮助。 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1151浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
583浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
449浏览 1评论
2004浏览 0评论
728浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 21:41 , Processed in 1.404843 second(s), Total 81, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号