完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我们的应用程序使用JTAG接口对Spartan-3AN FPGA的内部系统闪存(ISF)进行编程。 我们的应用程序的一个要求是能够在不干扰当前运行的FPGA二进制文件的情况下对ISF进行编程。 这意味着在写入ISF时,FPGA必须继续从RAM运行。 编程接口的当前JTAG实现不起作用。 原因是处理器发送给FPGA的JTAG命令序列包含的命令会重新初始化FPGA配置,从而有效地干扰FPGA操作。 当前实现的命令序列如下所示: 命令在命令值中移位 eJTAG_BYPASS 0x3f eJTAG_JPROGRAM 0x0b eJTAG_CFG_IN 0x05 eJTAG_JSHUTDOWN 0x0d eJTAG_CFG_IN 0x05 是否有可能1)修改上述序列,以便能够在不干扰当前配置的情况下写入ISF 2)如果上述序列不可行,你可以建议一个仍然使用JTAG接口的不同算法。 我们将不胜感激。 谢谢, 伊戈尔切布鲁赫 |
|
相关推荐
2个回答
|
|
@ichebruch不是我知道或想到的。
-Pratham ------------------------------------------------ ----------------------------------------------请注意 - 请 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢K- -------------------------------------------------- ----------------------- |
|
|
|
谢谢你,Pratham!
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1153浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
583浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
449浏览 1评论
2004浏览 0评论
728浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 23:07 , Processed in 1.364464 second(s), Total 79, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号