完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我有一个选项可以在PSoC 5中从SRAM中运行代码。在PSoC 3中是否有类似的选项可以从SRAM中运行代码。我该怎么做?
以上来自于百度翻译 以下为原文 I have an option to run the code from SRAM in PSoC 5. Is there a similar option in PSoC 3 to run the code from SRAM. How do I do it? |
|
相关推荐
11个回答
|
|
我理解。PSoC3不能在RAM中执行代码。
以上来自于百度翻译 以下为原文 To my understand. PSoC3 cannot excute code in RAM. |
|
|
|
只是想知道PSoC4是否能在RAM中有代码?
以上来自于百度翻译 以下为原文 Just wondering if PSoC4 can have code excute in RAM? |
|
|
|
答案是肯定的,PSoC 4和5地址空间是线性的,修改后的冯诺依曼,而不是
哈佛大学PSoC 3。 问候,Dana。 以上来自于百度翻译 以下为原文 Answer is yes, PSOC 4 and 5 address space is linear, modified von neumann, as opposed to PSOC 3, Harvard. Regards, Dana. |
|
|
|
约翰·冯·诺依曼在哈佛学习吗?(笑眯眯)
鲍勃 以上来自于百度翻译 以下为原文 Did John von Neumann study at Harvard? (smiley) Bob |
|
|
|
在ARM CORTEX-M3体系结构中,较低的0.5 GB(0x00亿-0x1FFFFFFF)表示代码存储器。
在PSoC 5LP中,较低的32 kb SRAM存在于CM3的代码存储空间中的0x1FFF8000—0x1FFFFFF内存位置。这就是为什么可以从SRAM执行代码,因为代码存储在SRAM空间的这个低的32 kb空间中。 以上来自于百度翻译 以下为原文 In ARM Cortex-M3 architecture, lower 0.5GB (0x00000000 – 0x1FFFFFFF) represents code memory. In PSoC 5LP, lower 32KB SRAM is present in 0x1FFF8000 – 0x1FFFFFFF memory location which is in code memory space of CM3. That is why it is possible to execute the code from SRAM provided that code is stored in this lower 32KB of SRAM space. |
|
|
|
在PSoC 4中,SRAM的4KB仅从0x200万位置开始,而不是在代码空间区域。因此,不可能在PSoC 5LP中从PSoC 4的SRAM中执行代码。
以上来自于百度翻译 以下为原文 In PSoC 4, 4KB of SRAM starts from 0x20000000 location only which is not in Code space region. So, it is not possible to execute code from SRAM of PSoC 4 which is possible in PSoC 5LP. |
|
|
|
在TRM中,显示代码可以从SRAM中执行,见附件。
问候,Dana。 COLTEX M0地址MAP.JPG 131.4 K 以上来自于百度翻译 以下为原文 In the TRM it shows that code can be executed out of SRAM, see attached Regards, Dana.
|
|
|
|
这似乎也支持它。
HTTP://www. GoGoLe.COM/URL?CD=3和放大器;VEL= HTCDP%3A%2F%2FiFixIt.ARM.COF%2FAIL%2FCOM.ARM.doc.Dui0497 A%2FDII0497 AOL CORTEXM0YR0P0A GUICICICUG UG.PDF&EME= Zou9UZGKGXE0QGNY4GOBW和USG= AFQJCNFQVVIKUA40AY EAKEKDP4O2NVASW和CA SA= T&RCT= J&P;Q=皮质%2BM0%2BCODE %2Buffice %2BSRAM和源= WebD=RJA 问候,Dana。 以上来自于百度翻译 以下为原文 This seems to support it as well - http://www.google.com/url?sa=t&rct=j&q=cortex%2BM0%2Bcode%2Bexecution%2Bsram&source=web&cd=3&ved=0CDIQFjAC&url=http%3A%2F%2Finfocenter.arm.com%2Fhelp%2Ftopic%2Fcom.arm.doc.dui0497a%2FDUI0497A_cortex_m0_r0p0_generic_ug.pdf&ei=zou9UZGkGIXE0QGNy4GoBw&usg=AFQjCNFQugvViKUa40_eakEYDP4o2nVASw&cad=rja Regards, Dana. |
|
|
|
我想我们应该把这个帖子转到PSoC4子论坛。
以上来自于百度翻译 以下为原文 I think we should move this thread to PSoC4 sub forum. |
|
|
|
线程基本上是完整的,不需要移动它。问候,Dana。
以上来自于百度翻译 以下为原文 The thread is essentially complete, no need to move it. Regards, Dana. |
|
|
|
你好,
在PSoC 5LP中,有可能在上面的SRAM区域(即,高于地址0x200万)中放置一个代码。类似地,在PSoC 4中,有可能将代码放置在上部SRAM区域中。没有限制在上SRAM区域中的代码不能被执行。 当做, 阿莎 以上来自于百度翻译 以下为原文 Hi, In PSoC 5LP, it is possible to place a code in the upper SRAM region (i.e) above the address 0x2000000. Similarly in PSoC 4, it is possible to possible to place a code in the upper SRAM region. There is no limitation that the code in the upper SRAM region cannot be exectued. Regards, Asha |
|
|
|
只有小组成员才能发言,加入小组>>
751个成员聚集在这个小组
加入小组2063 浏览 1 评论
1823 浏览 1 评论
3631 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1759 浏览 6 评论
1507 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
501浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
353浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
408浏览 2评论
353浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
850浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-19 14:41 , Processed in 1.131542 second(s), Total 95, Slave 78 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号