完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
如何将148MHz划分为3.072MHz,我使用spartan3,谢谢
以上来自于谷歌翻译 以下为原文 How to divide 148MHz into 3.072MHz,I use spartan3 ,thanks |
|
相关推荐
2个回答
|
|
148MHz除以48(d)约为3.0833MHz。
这够近吗? 你有148MHz,需要148MHz和3.072MHz,是吗? 如果您不介意回答 - 3.0xxxMHz时钟将如何使用? - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 148MHz divided by 48(d) is approximately 3.0833MHz. Is that close enough? You have 148MHz and need both 148MHz and 3.072MHz, yes? If you don't mind answering -- how will the 3.0xxxMHz clock be used? -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
这看起来很像一个异步串行接口的时钟。
对于这样的事情 作为UART,平均频率比抖动更重要,你可以直接使用 数字合成,以获得精确的平均频率与p-p周期抖动的一个周期 148 MHz时钟。 另一方面,如果用于模拟通道上的采样时钟 通信,然后抖动将是最重要的,你可能想要 重新思考如何提供时钟。 - Gabor - Gabor 以上来自于谷歌翻译 以下为原文 This looks suspiciously like a clock for an asynchronous serial interface. For such things as UARTs, where the average frequency is more important than jitter, you could use direct digital synthesis to get an exact average frequency with p-p period jitter of one cycle of the 148 MHz clock. If on the other hand this is for a sampling clock on an analog channel for communications, then jitter would be of the utmost importance, and you may want to re-think how you supply the clock. -- Gabor -- Gabor |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
756浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
545浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
366浏览 1评论
1963浏览 0评论
682浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 18:05 , Processed in 1.186448 second(s), Total 50, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号