完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好!我正在研究一个USB到GPIF接口,我注意到了一个问题。当我在同一状态中有DRADADR、DRMA数据和DRG-GPIO动作时,数据和GPIO行立即按预期更新,但是地址线稍后更新一个时钟周期(用同步GPIF)。我用地址计数器作为源代码。有没有办法解决这个问题,使地址线在指定的时间驱动?
谢谢, 布雷特 以上来自于百度翻译 以下为原文 Hello! I'm working on a USB-to-GPIF interface and I've noticed a problem. When I have DR_ADDR, DR_DATA, and DR_GPIO actions together in the same state, the data and GPIO lines update immediately as expected but the address lines update one clock-cycle later (with synchronous GPIF). I am using the address counter as the source. Is there a way to fix this to have the address lines drive at the specified time? Thanks, Brett |
|
相关推荐
1个回答
|
|
在状态(驱动所有这些信号)驱动地址之前,可以添加一个附加状态。
以上来自于百度翻译 以下为原文 You can add one additional state before the state (where you are driving all these signals)to drive address only. |
|
|
|
只有小组成员才能发言,加入小组>>
745个成员聚集在这个小组
加入小组2030 浏览 1 评论
1785 浏览 1 评论
3589 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1717 浏览 6 评论
1483 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
429浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
302浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
379浏览 2评论
320浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
536浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-18 12:39 , Processed in 0.876121 second(s), Total 79, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号