完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,有些身体可以帮助我。
我使用ultrascale和jesd204 ip(版本7.0,vivado2016.1),adc芯片是ti的ads54j60,lmfs是8224,子类0,线速率是5Gb / s jesdip的refclk是125M,coreclock也是125M(来自buf_gt,buf_gt'输入是refclk)。 我使用debug来掌握来自jesd ip的256位数据。 有时,数据是正常的,标准正弦波(adc芯片输入是10M正弦波)。 但有时,当我按下复位键,重置FPGA时,数据不流畅。 如下图所示。 我在最近几周检查了这个问题,但我失败了。 所以任何人都可以给我一些建议。 以上来自于谷歌翻译 以下为原文 Hello, can some body help me . I use ultrascale and jesd204 ip(version 7.0,vivado2016.1), and the adc chip is TI's ads54j60, the lmfs is 8224, and subclass 0,line rate is 5Gb/s the refclk to jesdip is 125M, the coreclock is also 125M(which is from buf_gt, the buf_gt' input is refclk). i use debug to grasp the 256bits data from jesd ip. sometimes, the data is normal,standard sine wave( the adc chip input is a 10M sine wave). but sometimes, when i press the reset key,reset the fpga, the data is not smooth. as the below picture. I have check the question in recently weeks , but i failed . so anybody can give me some suggestions. |
|
相关推荐
1个回答
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2384 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2431 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
759浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
548浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
371浏览 1评论
1966浏览 0评论
685浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 23:59 , Processed in 1.336523 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号