完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1新建源文件打开ISE工程,如图所示,在“Design à Implementation à Hierarchy”中的任意位置单击鼠标右键,弹出菜单中选择“New Source..”。 在“New Source Wizard”中,做如图所示的设置。● “Select Source Type”中选择新建文件类型为“IP(CORE Generator & Architecture Wizard)”。● “File name”即文件名,我们命名为“fifo_controller”。● “Location”下面输入这个新建文件所存放的路径,我们将其定位到工程路径下的“ipcore_dir”文件夹下。● 勾选上“Add to project”。 完成以上设置后,点击“Next”进入下一步。 2IP选择在“Select IP”页面中,如图所示,我们在“Viewby Function”下面找到“Memories &Storage Elements à FIFOs à FIFO Generator”,单击选中它,接着点击“Next”进入下一步。 如图所示,弹出“Summary”页面后,点击“Finish”即可。 3 FIFO配置 弹出的第1个页面中,如图所示,“InterfaceType”选择“Native”,然后点击“Next”到下一个配置页面。 弹出的第2个页面中,如图所示,“Read/Write ClockDomains”选择“Common Clock(CLK)”,然后点击“Next”到下一个配置页面。 弹出的第3个页面中,如图所示,“Read Mode”选择“Standard FIFO”。FIFO位宽“Write Width”输入“8”bit;FIFO深度“Write Depth”输入“32”。其他配置默认即可,然后点击“Next”到下一个配置页面。 如图所示,第4个页面不需要额外配置,我们暂时不用这些相关信号。 余下3个页面(第5、6、7页)均使用默认设置即可,点击“Generate”生成FIFO。
|
|
相关推荐
2个回答
|
|
分享帖,不要发悬赏贴。谢谢
|
|
|
|
分享帖,不要发悬赏贴。谢谢
|
|
|
|
只有小组成员才能发言,加入小组>>
2870 浏览 3 评论
27638 浏览 2 评论
3444 浏览 2 评论
3966 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2309 浏览 3 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 22:10 , Processed in 0.488946 second(s), Total 51, Slave 41 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号