完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好
如何在不使用DDR内存控制器的情况下设计FPGA BRAM(或任何其他内存模块_SD,DDR以外的本地等)大容量存储单元?当我通过示例设计“VC707_bist”替换DRAM控制器和BRAM控制器来修改示例设计时 大容量存储)“,我无法在计算机上看到任何大容量存储单元? 作为一个细节, VC707板是我们设计基于USB大容量存储单元的BRAM内存模块的硬件平台,选择VC707_bist设计实例作为参考项目。“u***2_device”IP驱动程序加载到Microblaze本地内存中.bss部分被选为mig_7series DDR使用 链接器脚本。 有用。 然后,我通过用512K BRAM替换DRAM来修改我的设计。 我删除了mig_7series IP并将BRAM连接到AXI总线。 我还将Microblaze M_AXI_IC和M_AXI_DC端口连接到BRAM,并检查了MB缓存地址覆盖BRAM地址空间。 所有系统时钟(MB,AXI,BRAM控制器)都连接到100MHz。我使用“xu***_storage.h”文件中的RAMDISKSECTORS参数来符合BRAM大小。“u***2_device”将IP驱动程序加载到Microblaze本地内存中并选择.bss部分 asBRAM onlinker脚本。 不幸的是,它不起作用。 我逐步调试驱动程序代码,我可以在调试窗口看到我的BRAM作为内存,但我在计算机上看不到任何大容量存储单元。 甚至,我尝试通过将它们连接到不同的AXI总线来使用DDR和BRAM,将微型M_AXI_IC和M_AXI_DC端口指向BRAM并选择.bss部分到BRAM。 这意味着,DDR在设计中,但它没有被积极使用。它有趣的工作。 可能是什么问题呢? 有用的建议将是一件非常愉快的事情。 谢谢。 以上来自于谷歌翻译 以下为原文 Hello How can I design FPGA BRAM (or any other memory module _SD, local etc_ other than DDR) mass storage unit without using DDR memory controller? When I modified example design by replacing DRAM controller with BRAM controller on the example design "VC707_bist (DRAM as a mass storage)", I could not be able to see any mass storage unit on my computer? As a detail, VC707 board is our hardware platform to design a BRAM memory module based USB mass storage unit and VC707_bist design example is chosen as a reference project. "u***2_device" IP drivers are loaded into Microblaze local memory and .bss section is selected as mig_7series DDR by using linker script. It works. Then, I modified my design by replacing DRAM with 512K BRAM. I removed mig_7series IP and connected BRAM to AXI bus. I also connected Microblaze M_AXI_IC and M_AXI_DC ports to BRAM and checked the MB cache addresses cover BRAM address space. All system clocks (MB, AXI, BRAM controller) are connected 100MHz. I played with RAMDISKSECTORS parameter on "xu***_storage.h" file to fit into BRAM size. "u***2_device" IP drivers are loaded into Microblaze local memory and .bss section is selected as BRAM on linker script. Unfortunately, It does not work. I debuged driver codes step by step, I can see my BRAM as a memory on debug window, but I can not see any mass storage unit on my computer. Even, I tried to use both DDR and BRAMs by connecting them to different AXI buses, pointing Microblaze M_AXI_IC and M_AXI_DC ports to BRAM and selecting .bss section to BRAM. It means, DDR is in the design but it is not actively used. It interestingly worked. What could be the problem? It will be a great pleasure for helpful advices. Thanks. |
|
相关推荐
1个回答
|
|
以下是配置(tcl,xdc,lscript)文件。
Vivado版本是2014.4 a)工作DDR + BRAM.rar 1050 KB b)不工作BRAM.rar 608 KB 以上来自于谷歌翻译 以下为原文 Here are the configuration (tcl, xdc, lscript) files. Vivado version is 2014.4 a) work DDR+BRAM.rar 1050 KB b) not work BRAM.rar 608 KB |
|
|
|
只有小组成员才能发言,加入小组>>
2395 浏览 7 评论
2810 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2277 浏览 9 评论
3354 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2445 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
780浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
558浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
405浏览 1评论
1985浏览 0评论
704浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 02:32 , Processed in 1.288717 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号