完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
HI,
我用Xpower分析仪计算了设计的强大功能。 但它显示时钟,逻辑等的零功耗仅显示其静态功耗。 那是因为我的编码部分很小??? 我已附上下面的电力报告。 以上来自于谷歌翻译 以下为原文 HI, I have calculated the power of my design using Xpower analyzer. But it shows zero power consumption for clock , logic etc. only static power consumption it shows . So is it because my coding part is small??? I have attached the power report below. |
|
相关推荐
11个回答
|
|
|
|
|
|
你在设计中限制了(在ucf中)时钟吗?
什么是ISE的部件号和版本? --Krishna 以上来自于谷歌翻译 以下为原文 did you constraint(in ucf) the clock in your design? what is the part number and the version of ISE? --Krishna |
|
|
|
HI,
显示的警告表明问题。 在没有时钟限制的情况下,设计不知道时钟切换频率,因此无法计算功率。 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 以上来自于谷歌翻译 以下为原文 HI, The warning which are showing indicate the problem. Without the clock constraints, the design doesn't know the clock switching frequency and hence cannot calculate the power for that. Thanks, Anirudh PS: Please MARK this as an answer in case it helped resolve your query.Give kudos in case the post guided you to a solution. |
|
|
|
|
|
|
|
你好,
此链接将帮助您为您的设计创建约束:http://www.xilinx.com/itp/xilinx10/isehelp/pp_p_process_create_timing_constraints.htm 谢谢, 维奈 -------------------------------------------------- ------------------------------------------您是否尝试在Google中输入问题? ? 如果没有,你应该在发布之前。 此外,MARK这是一个答案,以防它有助于解决您的查询/问题。给予帮助您找到解决方案的帖子。 以上来自于谷歌翻译 以下为原文 Hello, This link will help you to create constraints to your design: http://www.xilinx.com/itp/xilinx10/isehelp/pp_p_process_create_timing_constraints.htm Thanks, Vinay -------------------------------------------------------------------------------------------- Have you tried typing your question in Google? If not you should before posting. Also, MARK this is as an answer in case it helped resolve your query/issue.Give kudos to the post that helped you to find the solution. |
|
|
|
嗨,我没有得到它。
任何人都可以在xilinx中逐步解释使用Xpower分析仪进行功率计算的过程??? 以上来自于谷歌翻译 以下为原文 Hi, I am not getting it. can anybody explain the process of power calculation using Xpower analyzer in xilinx step by step??? |
|
|
|
嗨,
检查以下AR http://www.xilinx.com/support/answers/36252.html 并检查这一点 http://www.xilinx.com/support/documentation/white_papers/wp257.pdf --Krishna 以上来自于谷歌翻译 以下为原文 Hi, check the following AR http://www.xilinx.com/support/answers/36252.html and check this http://www.xilinx.com/support/documentation/white_papers/wp257.pdf --Krishna |
|
|
|
嗨,如何将pcf文件加载到Xpower分析器???
以上来自于谷歌翻译 以下为原文 Hi, How to load the pcf file into Xpower analyzer??? |
|
|
|
请查看指南的以下链接,第24页
http://www.xilinx.com/support/documentation/sw_manuals/xilinx11/ug733.pdf --Krishna 以上来自于谷歌翻译 以下为原文 check the following link for the guide, page 24 specifically http://www.xilinx.com/support/documentation/sw_manuals/xilinx11/ug733.pdf --Krishna |
|
|
|
hiNow两个警告即将来临警告:电源:1337 - 时钟网络的时钟频率“clk_BUFGP”为零。警告:电源:1369 - 未找到一个或多个时钟的时钟频率,我们手动强制这两个值?
以上来自于谷歌翻译 以下为原文 hi Now two warnings are coming WARNING:Power:1337 - Clock frequency for clock net "clk_BUFGP" is zero. WARNING:Power:1369 - Clock frequency for one or more clocks was not found through can we force these two values manually ?? |
|
|
|
尝试在ucf中提供类似于以下的时钟约束(你可以改变你的时钟频率)
NET“CLK_50M”LOC =“引脚号”| IOSTANDARD = LVCMOS33 | PERIOD = 20.000; OFFSET = IN 10.000 VALID 20.000在“CLK_50M”之前; OFFSET = OUT 20.000在“CLK_50M”之后; 以上来自于谷歌翻译 以下为原文 Try providing the clock constraints similar to the following in the ucf (baseon your clock frequency you can change) NET "CLK_50M" LOC = "pin number" | IOSTANDARD = LVCMOS33 | PERIOD = 20.000 ; OFFSET = IN 10.000 VALID 20.000 BEFORE "CLK_50M" ; OFFSET = OUT 20.000 AFTER "CLK_50M" ; |
|
|
|
只有小组成员才能发言,加入小组>>
2384 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2431 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
759浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
548浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
371浏览 1评论
1966浏览 0评论
685浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 22:24 , Processed in 1.762309 second(s), Total 99, Slave 81 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号