完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
逻辑分析仪模块包括如下几个部分:
1)探头连线:连接探头把信号引入到模块内部; 2)信号调理:信号的放大和对比(和门限电压对比); 3)信号采集:由外部时钟或内部时钟进行信号的采集; 4)触发电路:执行信号的模拟和逻辑触发; 5)内存控制器:管理存储器。 逻辑分析仪有两种分析模式:定时模式和状态模式。 图2是定时模式的采集原理。定时模式的采集由逻辑分析仪内部时钟执行,是异步采集,适合于查看多通道信号的时序关系。 图2 定时模式采集原理 图3是状态模式的采集原理。状态模式的采集由外部输入时钟执行,是同步采集,适合于数据捕获,协议分析和处理器调试等应用。这是逻辑分析仪独特的能力。 图3 状态模式采集原理 整个逻辑分析仪的结构框图如图4所示。 图4.逻辑分析仪结构框图 作者:安捷伦科技专家 孙灯亮 |
|
|
|
只有小组成员才能发言,加入小组>>
4650个成员聚集在这个小组
加入小组17626.6标准中关于CDN的疑问?以及实际钳注入测试中是否需要对AE和EUT同时接CDN?
6924 浏览 1 评论
3725 浏览 2 评论
10383 浏览 1 评论
3890 浏览 4 评论
3598 浏览 0 评论
817浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 09:13 , Processed in 1.885650 second(s), Total 82, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号