完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
任何人都可以描述24位RGB数据流FVAL,LVAL和DE如何连接到SelectiO IP上的28位输入“data_out_from_device [27:0]”?
IP具有进行Camera Link传输的设置,但没有关于如何连接数据位的规范。 块是否处理位到差分线的摄像机链接映射? 以上来自于谷歌翻译 以下为原文 Can anyone describe how a 24-bit RGB data stream, FVAL, LVAL, and DE get connected to the 28-bit input "data_out_from_device[27:0]" on the SelectIO IP? The IP has a setting to do Camera Link transmitting, but no spec on how to connect the data bits. Does the block handle the camera link mapping of bits to the differential lines? |
|
相关推荐
2个回答
|
|
http://alacron.com/clientuploads/PDFs/forweb/CameraLinkSPEC.pdf
表4-1定义了端口A,B和C的引脚。 和 附录C. (R =端口A,G =端口B,B =端口C) 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 http://alacron.com/clientuploads/PDFs/forweb/CameraLinkSPEC.pdf Table 4-1 defines the pins of ports A,B, and C. and Appendix C (R = port A, G = port B, B = Port C) View solution in original post |
|
|
|
http://alacron.com/clientuploads/PDFs/forweb/CameraLinkSPEC.pdf
表4-1定义了端口A,B和C的引脚。 和 附录C. (R =端口A,G =端口B,B =端口C) 以上来自于谷歌翻译 以下为原文 http://alacron.com/clientuploads/PDFs/forweb/CameraLinkSPEC.pdf Table 4-1 defines the pins of ports A,B, and C. and Appendix C (R = port A, G = port B, B = Port C) |
|
|
|
只有小组成员才能发言,加入小组>>
2388 浏览 7 评论
2803 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2270 浏览 9 评论
3338 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2438 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
767浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
551浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
381浏览 1评论
1974浏览 0评论
691浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-27 16:21 , Processed in 1.494484 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号