完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
本人想做一个阵列接收模块,初步想法是FPGA+adc芯片,采集16Khz左右正弦信号,得到其相位与幅度信息。如果要做64路,adc采用并行ad,这样需要的IO口会很多,但如果不用一片fpga就不能同时采集信号。想问一下有没有什么好的解决方案呢?求大佬关注一下!!!谢谢!!! |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 04:54 , Processed in 0.527100 second(s), Total 72, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2809