完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
|
|
RESET# 在这段时间内被拉低,所以在这段时间内,RESET# 有可能是高电平,也有可能是低电平。
|
|
|
|
相对CS下降沿的建立时间保持时间。
|
|
|
|
@皮皮鲁鲁鲁皮 谢谢指教,但我还是没太懂,你的意思是, 此dataSheet 用平行四边形 表示这个信号的Jitter 吗?如果是这样, 与题意不符, 它想表达Set up time/ hold time, (两个时间点)
|
|
|
|
就波形图上的解释,RESET# 可能会在 CS# 拉高的前后被拉低。
可能出现 CS# 在拉高前,也可能出现在 CS# 拉高后。 由于 tRS 和 tRH 都是 15Min,所以 RESET# 拉低和 CS# 拉高都会保持 15以上的时间差。 因为只有 Datasheet 剪下的一段,不知道有没有前后文辅助说明,只能做这样的解读 |
|
|
|
建议楼主可以看下wiki上对set time和hold time的表述
|
|
|
|
这个图没毛病,仅仅是清楚地标出了RESET前复位之前这个信号需要建立和保持的时间
|
|
|
|
无关时间 这种时序里面很多吧
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
917 浏览 1 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
3204 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1180 浏览 0 评论
2374 浏览 1 评论
1317 浏览 0 评论
浏览过的版块 |
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 15:16 , Processed in 0.964211 second(s), Total 88, Slave 69 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号