完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
FPGA和DSP通过EMIF端口通信,但是DSP无法上电启动,必须要等待15秒左右,因为DSP固化在了FLSAH中,好像他们的引脚共用的,我想验证EMIF是不是在上电的时候对DSP串扰,导致DSP启动慢。下面是我写的代码,但是在接入这几行代码后,chipscope却抓取不到信号。
|
|
相关推荐
1个回答
|
|
FPGA把EMIF的引脚删掉,然后Unused Pin设置为高阻即可。不过启动慢应该不是FPGA影响的。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1872 浏览 49 评论
6009 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 12:16 , Processed in 0.636336 second(s), Total 71, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号