完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位大神好:
最近在使用AD7490开发一款多通道数据采集的项目。在开发的过程中对于时序有点疑问,请教一下。 1、如图所圈1,这个ADD3是有还是没有,怎样设置才能正常读出来; 2、如图所圈2,这个B点设置的意义是什么?; 3、从规格书上可以看出在CLK的下降沿写入DIN的数据,但是好像并没有看到在什么时候读取DOUT上的数据(目测是上升沿); 4、下图中的WEAK/TRI位实测下来,好像设置成1或者0出来的波形好像并没有什么不一样。求设置这一位的意义或者目的。 感谢诸位解答! |
|
相关推荐
3个回答
|
|
1. ADD3这个位是有的,在CS拉低以后,延时超过20ns,这个位就可以出来。在这段时间内SCLK为高,并且不能跳变。
2. 这个B点的含义就是ADC内部的采保电路在这个时刻从保持状态转换为跟踪状态,前提是这个时候是非shadow Register操作。 3. 这个时序图含义是SCLK下降沿来了以后,经过最多60ns,DOUT的数据就会输出来,除了最开始第一个bit是通过CS拉低输出的。所以后面的15个bit是可以在SCLK上升沿来读取。 4. 能否用示波器捕捉一下这两种设置的波形,并上传。 |
|
|
|
wyywerw2 发表于 2019-1-15 13:48 谢谢大神的答复,你的描述非常的简洁明了。实际上理解了ADD3在什么时候出现其他的问题就迎刃而解了。其实只要在CS拉低之后,SCLK的第一个下降沿之前把ADD3读出来即可。不过这种类型的时序确实以前没碰到过,才疏学浅了 后面的底点的波形等我出差回去的时候再测试上传下。 非常感谢! |
|
|
|
chiaho168 发表于 2019-1-15 14:04 你好,请问ad7490的程序还在吗,可不可以给我看看?学习下 |
|
|
|
只有小组成员才能发言,加入小组>>
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1292 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1893 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4235 浏览 2 评论
8991 浏览 1 评论
3137 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1414浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1640浏览 2评论
1608浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1292浏览 2评论
207浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 03:31 , Processed in 0.817885 second(s), Total 53, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号