完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
之前使用开发板,进行配置,BBPLL可以锁定,但自己做的单板却无法锁定,检查电平和时钟都没有问题,使用的配置寄存器的值@和开发板的一样,请问还有什么可能的原因导致BBPLL无法锁定。@
|
|
相关推荐
8个回答
|
|
如果参考时钟噪声大或者电源噪声大,都会影响系统锁定。
|
|
|
|
开发板和自己做的单板共用的是相同的时钟和电源,现在这两种板子的spi读写都正常,想问下enable和txnrx的初始状态是高电平还是低电平?另外两种板子的AD9361的版本寄存器0x037分别是0x08和0x0A,这会有影响吗?方便加QQ联系下吗?QQ2992770635
|
|
|
|
在pin控制模式下,enable在初始状态下,要放到低;在spi控制模式下,就没有过多的考虑了。
|
|
|
|
谢谢,问题解决了,是画板子时有个管脚接错了 |
|
|
|
还有个问题,我使用no-os-master中的通用平台对AD9361进行配置,完成初始化后,回读寄存器0x05E和0x284分别为0x80和0xA7,表示锁相环没有问题,然后我使能状态机,可是没有信号发出来,还有什么地方需要配置的吗?这样使能状态机有问题吗?板子没问题,因为之前用FPGA配置过能发信号。 ad9361_set_en_state_machine_mode(ad9361_phy,ENSM_STATE_FDD); ad9361_set_en_state_machine_mode(ad9361_phy,ENSM_STATE_TX); 另外,初始化时输出这两条语句,会是这个原因导致的吗? Calibration TIMEOUT (0x247, 0x2) Calibration TIMEOUT (0x287, 0x2) |
|
|
|
|
|
|
|
这个,不同的人做的板子都不一样,如果你也是BBPLL没锁定,在配置正确的情况下(可以通过串口把写入的电平都读出来看),对比原理图,检查输入时钟和管脚电平,肯定能发现问题的。 |
|
|
|
支持一下!!!
|
|
|
|
只有小组成员才能发言,加入小组>>
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1290 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
3917 浏览 2 评论
8574 浏览 1 评论
2914 浏览 1 评论
6703 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
699浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1011浏览 2评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
3917浏览 2评论
938浏览 2评论
722浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-4-18 07:58 , Processed in 0.446688 second(s), Total 52, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号