完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在下载11.3的tar文件后,我在linux 32位机器上从ISE 11.2更新了ISE 11.3。
虽然更新成功,但是当我运行bin / lin / ise时它在终端上给出了以下内容: 总线错误核心转储 当我运行bin / lin / coregen时,它会给出: INTERNAL_ERROR:可移植性:basutencodeimp.c:229:1.24 - 查看的字节数与请求的字节数不匹配。 文件损坏了吗? ..... INTERNAL_ERROR:PersonalityModule:baspmspec.c:1765:1.79 - 损坏的定义文件,未找到体系结构名称[2] Segmentation fault coregen 有人面对这个问题吗? 以上来自于谷歌翻译 以下为原文 I have updated ISE 11.3 from ISE 11.2 on linux 32 bit machine after downloading tar file for 11.3. Although update was successful, when I run bin/lin/ise it gives following on terminal : Bus error core dump And when I run bin/lin/coregen it gives: INTERNAL_ERROR:Portability:basutencodeimp.c:229:1.24 - Number of bytes peeked does not match number of bytes requested. Corrupted file? ..... INTERNAL_ERROR:PersonalityModule:baspmspec.c:1765:1.79 - Corrupt definition file [2] Segmentation fault coregen Does anybody has face this issue? |
|
相关推荐
3个回答
|
|
我有解决方案。
从11.2更新到11.3对我没有用,所以我 已卸载重新安装的ISE 11.1并将其更新为ISE 11.3。 奇怪的问题。 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 I have got the solution. Update to 11.3 from 11.2 didn't worked for me, so Ihave uninstalled-reinstalled ISE 11.1 and updated it to ISE 11.3 . Strange issue. View solution in original post |
|
|
|
我有解决方案。
从11.2更新到11.3对我没有用,所以我 已卸载重新安装的ISE 11.1并将其更新为ISE 11.3。 奇怪的问题。 以上来自于谷歌翻译 以下为原文 I have got the solution. Update to 11.3 from 11.2 didn't worked for me, so Ihave uninstalled-reinstalled ISE 11.1 and updated it to ISE 11.3 . Strange issue. |
|
|
|
作为一个注释,“总线错误”通常表示二进制的体系结构与它试图调用的库的体系结构之间的不匹配。
也就是说,如果64位二进制文件试图使用32位库(反之亦然),你会看到这一点。 这些问题通常源于配置不正确的环境变量。 -------------------------------------------这个空间故意留空 以上来自于谷歌翻译 以下为原文 As a note, "bus errors" generally indicate a mismatch between the architecture of a binary and the architecture of a library it is trying to call. That is, you'll see this if a 64-bit binary is trying to use a 32-bit library (or vice-versa). These problems generally stem from environment variables which are incorrectly configured.------------------------------------------- this space intentionally left blank |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1158浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 04:43 , Processed in 1.212689 second(s), Total 50, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号