完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好:
目前我正用AD9231-65的片子,但是调试的时候发现转换后的信号峰值总有最大200LSB左右的偏差。用示波器观察输入信号,发现差分信号的正负输入端都有耦合100mV的ADC时钟。片子是12Bits的,所以200个LSB算过来刚好是这100mV。所以想请教大家这个耦合的时钟正常吗?是我PSB设计不合理还是该ADC芯片本身的特征? 跪求回复! |
|
相关推荐
4个回答
|
|
您的设计中AD9231模拟输入前面的电路是如何设计的?楼主是否可以先将完整的电路图上传一下?最好同时提供一下差分模拟输入信号波形。我们先帮您分析一下是否是设计的原因。
|
|
|
|
yweyerwq 发表于 2018-11-8 17:52 前端模拟是这样的:输入信号经过一级8014跟随或者反向(输入信号为上升下降沿3ns,脉宽30ns,±100mV的脉冲),然后两级经过8066积分成形,最后经过8137差分转单端。8137输入端无耦合情况,仅在输出端也就是ADC的输入端有耦合。如下图。 |
|
|
|
波士顿特仑苏 发表于 2018-11-8 17:57 没人回复?! |
|
|
|
您好! 有几点需要注意。我看您模拟输入信号也是±100mV。在测试时,可将模拟输入短接到固定已知共模电压上。看是否会有时钟信号耦合过来。通常这类现象有可能是空间耦合,也有可能是通过电路板耦合。还有,为了排除外围电路的影响,可将前级模拟电路断开,使用信号发生器产生模拟输入信号和采样时钟信号给AD9231,测量一下,看是否仍有这个耦合信号。 |
|
|
|
只有小组成员才能发言,加入小组>>
990 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1384 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1938 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4269 浏览 2 评论
9060 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1520浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1692浏览 2评论
990浏览 2评论
1666浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1384浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 21:47 , Processed in 0.713707 second(s), Total 53, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号