发 帖  
[问答]

Verilog的for循环的相关问题

3609 FPGA 图像 车牌定位 Verilog
2018-8-22 13:22:20   评论 分享淘帖 邀请回答 举报
2个回答
2018-8-22 16:13:19 2 评论

举报

2 条评论
  • 2018-8-22 21:23

    还没呢,现在在做的东西逻辑比较复杂,这只是其中的一点。

  • 2018-8-23 14:22

    今天直接写模块代码,仿真的时候,发现for循环的次数必须为固定值。否则会出错。然后我就按照已知位宽的最大值来设置循环次数。

2018-8-22 16:22:23 2 评论

举报

2 条评论
  • 2018-8-22 21:26

    嗯,谢谢。百度过for循环,都说最好不用for循环,但是现在要处理的数据比较多,而且又不知道具体多少个,虽然只知道循环的位宽

    小胖不帅 回复 平漂流: 2018-9-21 16:02

    是否可以考虑把数据先写到fifo或者ram中,只要fifo不空或者ram中有数据,就进行for循环呢!如果这样的话也可以避免使用for循环了。

撰写答案

你正在撰写答案

如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。

您需要登录后才可以回帖 登录/注册

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。 侵权投诉
快速回复 返回顶部 返回列表
关注微信公众号

电子发烧友网

电子发烧友论坛

社区合作
刘勇
联系电话:15994832713
邮箱地址:liuyong@huaqiu.com
社区管理
elecfans短短
微信:elecfans_666
邮箱:users@huaqiu.com
关闭

站长推荐 上一条 /6 下一条

快速回复 返回顶部 返回列表