完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
|
相关推荐
5个回答
|
|
不管是300MHz还是456MHz, EMIFA时钟最高频率都是100MHz, 可以看下面的表里ASYNC1参数。
Table 6-5. Maximum Internal Clock Frequencies at Each Voltage Operating Point http://www.ti.com/lit/ds/symlink/omap-l138.pdf |
|
|
|
vuywsdfwf 发表于 2018-6-21 05:22 你好,Shine Zhang #1:ASYNC1那里,Async Mode下EMIFA可以达到148M,SDRAM Mode下EMIFA可以达到100M,假如我EMIFA接口下只挂NAND FLASH和FPGA,两者都工作在异步模式下,是不是EMIFA也只能配置成100M? #2:对于某种型号的NAND FLASH,是不是也有个最大的工作时钟限制? |
|
|
|
lufuzi666666 发表于 2018-6-21 05:27 #1, 在异步模式下,EMIFA最高主频是148MHz #2, nand flash属于异步memory, 所以EMIFA最高主频也是148MHz. |
|
|
|
lufuzi666666 发表于 2018-6-21 05:27 #3:a.)PLL0_SYSCLK7 这个时钟是给EMAC的是吗? b.)我通过MII接口接的PHY,PHY的外接时钟是25M,是不是不管通过MII还是RMII接PHY,配置PLL0_SYSCLK7为EMAC的时钟都是必须的? c.)通常PLL0_SYSCLK7是不是配置成50M?假如分频不能恰好到50M,略低于50M可以吗? |
|
|
|
lufuzi666666 发表于 2018-6-21 05:50 有新的问题,麻烦另起新帖。 a) EMAC module是由PLL0_SYSCLK4给的。 b) PLL0_SYSCLK7可以作为RMII模式下的时钟源。MII模式必须用外部时钟源。 c) 不建议用PLL0_SYSCLK7作为时钟源,下面的文档上有这样的note. NOTE: The SYSCLK7 output clock does not meet the RMII reference clock specification of 50 MHz +/-50 ppm. http://www.ti.com/lit/ug/spruh77a/spruh77a.pdf |
|
|
|
只有小组成员才能发言,加入小组>>
350 浏览 1 评论
544 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
789 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
660 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1140 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
80浏览 29评论
276浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
261浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
210浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
68浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 10:31 , Processed in 0.909671 second(s), Total 54, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号