完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
|
相关推荐
3个回答
|
|
您好,
LL2的理论数据总线吞吐量为16GBps,SL2对外的理论数据总线吞吐量为64GBps,DDR对外数据总线理论吞吐量为12.8GBps。从上述可以看到SL2的对外总线吞吐量甚至高于LL2,但是由于SL2到core中间还有MSMC等,所以实际cpu访问SL2的吞吐量还受限于中间相关总线的带宽及速率。具体可以查看C66x corepac user guide进行分析。 LL2、L3及DDR之间的数据交换,可以使用DSP Core,EDMA,IDMA,packetDMA完成,每种方式的传输速率不一样。根据实测结果来看对于DDR与LL2和SL2的数据交换建议采用EDMA3吞吐量最大,在1GHz主频下,对于DDR与LL2的交换吞吐量可达5.3GBps,DDR与SL3的交换吞吐量达10GBps。 请参考! |
|
|
|
tutu11 发表于 2018-6-21 14:25 Andy Yin: 你好, 你所说的L2、LL2、SL2、L3、SL3应该各不相同,但是现在对这些缩略语或者名词有点不太清楚,能给详细介绍下吗? 另外,还有L1P、L1D、L1Cache、L1、L2、L2Cache、L1SRAM、L2SRAM、MSMC之间又有什么的关系和不同,他们的配置或者组织结构情况是什么样的? 多谢! |
|
|
|
您好, L2: local memory; SL2: shared memmory; SL3: 通过MSMC将SL2可以重映射成SL3; 关于各个memory的关系及差异,可以查看corepac的文档,其中有详细的解释。 |
|
|
|
只有小组成员才能发言,加入小组>>
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
570 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1019 浏览 1 评论
662 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
496 浏览 1 评论
1018 浏览 0 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
122浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
93浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
105浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
103浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
127浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-6 01:43 , Processed in 0.818404 second(s), Total 82, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号