完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
本帖最后由 一只耳朵怪 于 2018-5-29 14:18 编辑
公司的8127板,用了4片2gb的ddr3(K4B2G1646E ),MLO启动时总是停在board_init里面,gpio_init执行完就不继续执行。 一下是相关的ddr配置 /* ti814X DDR3 EMIF CFG Registers values 400MHz */ #define DDR3_EMIF_READ_LATENCY 0x00170207//0x00170208 //RD_ODT=0x2, IDLE_ODT=0x0, Dynamic power_down enabled #define DDR3_EMIF_TIM1 0x0AAAD4DB #define DDR3_EMIF_TIM2 0x682F7FDA #define DDR3_EMIF_TIM3 0x501F881F//0x501F82BF #define DDR3_EMIF_REF_CTRL 0x00000C30// SDRRCR #define PG2_1_DMM_LISA_MAP__0 0x0 #define PG2_1_DMM_LISA_MAP__1 0x0 #define PG2_1_DMM_LISA_MAP__2 0x805C0300//512M 128-byte interleaving Mapped on SDRC 0 and SDRC 1 (interleaved) #define PG2_1_DMM_LISA_MAP__3 0xA05C0300 其他都是采用3.8 ipnc-rdk里面的默认配置。 各位看看会是哪里出的问题,折腾好久了 |
|
相关推荐
2个回答
|
|
你好,
你们的板子上DDR SW leveling做过没有?没有的话,请看一下下面链接的信息: http://processors.wiki.ti.com/index.php/TI814x-DDR3-Init-U-Boot |
|
|
|
物是人非aaa 发表于 2018-5-28 15:58 解决了,在初始化的时候有个串口软复位的指令(UART softreset),把这个注释掉了就正常执行下去. 其他基本按照gel的文件配置,DDR SW leveling也做了,不过没有试下不做的现象 谢谢帮忙。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
666 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
597 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1047 浏览 1 评论
730 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
519 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
157浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
119浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
122浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
121浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
163浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-21 19:54 , Processed in 0.462196 second(s), Total 48, Slave 41 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号