完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
现在需要做1nS脉冲发生器,FPGA可以做出来吗? 1,据说FPGA主频达不到1GHz,那通过PLL或MCMM可以吗?如果主频到了,FPGA的普通IO口可以胜任这么高频吗? 2,可不可以用FPGA内部GTX(或oserdes)串行收发器编码产生窄脉冲呢,还是这个必须要配合相应的IP核才能用? 3,可不可以用锁相环移相的方法,产生较窄脉宽的连续波形,再取其中一个周期输出可不可行? 4,还有种说法是利用逻辑器件的竞争冒险方式产生的毛刺,把毛刺当成脉冲,这也是一种方案 大神看看以上这四种方案有哪种可行吗? |
|
相关推荐
6个回答
|
|
数字电路1ns好难吧。
|
|
|
|
是难但是肯定能做出来,国外有几百pS的产品
|
|
|
|
我之前用过oserdes输出高精度串行数据,这个应该可以,但是输出IO恐怕适应不了这么窄的脉冲吧
|
|
|
|
我也担心这个问题,你用oserdes的频率是多少? oserdes输出没有帧头帧尾什么吧?直接并转串出来吧? |
|
|
|
串行500MHz,DDR模式正好可以产生1ns,直接并串转换就行 |
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1278 浏览 1 评论
368 浏览 0 评论
【星嵌电子XQ138F-EVM开发板体验】(原创)8.安全FPGA防御黑客病毒(芯片设计制造级防护)源代码
1369 浏览 0 评论
【国产FPGA+OMAPL138开发板体验】(原创)7.硬件加速Sora文生视频源代码
2529 浏览 0 评论
【星嵌-XQ138F-试用连载体验】ARM驱动开发示例,LED亮灭,以及内核编译。
587 浏览 0 评论
1061 浏览 22 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-3-28 17:26 , Processed in 0.461530 second(s), Total 44, Slave 36 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号