完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
module led_water(sys_clk,sys_rstn,led);
//输入输出信号定义 input sys_clk; //全局时钟50Mhz input sys_rstn; //复位信号,低电平有效 output [7:0] led; //led输出信号 reg [7:0] led; //led寄存器 reg [24:0] delay_out; //延时计数器 //逻辑部分 always@(posedge sys_clk or negedge sys_rstn) begin if(!sys_rstn) delay_out<=25'd0; else begin if(delay_out==25'd24999999) delay_out<=25'd0; else delay_out<=delay_out+1'b1; end end always@(posedge sys_clk or negedge sys_rstn) begin if(!sys_rstn) led<=8'b11111111; else begin if(delay_out==25'd24999999) led<=~led; else led<=led; end end endmodule |
|
相关推荐
3个回答
|
|
|
给个rst,给个clk就行了,clk<= ~clk
|
|
|
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
130 浏览 0 评论
NVMe高速传输之摆脱XDMA设计54:如何测试队列管理功能2
363 浏览 0 评论
NVMe高速传输之摆脱XDMA设计53:如何测试队列管理功能
390 浏览 0 评论
NVMe高速传输之摆脱XDMA设计52:主要功能测试结果与分析4(NVMe 指令提交与完成机制测试)
933 浏览 0 评论
NVMe高速传输之摆脱XDMA设计51:主要功能测试结果与分析3 nvmePCIe高速存储 PCIe高速存储
571 浏览 0 评论
4559 浏览 64 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-12 04:18 , Processed in 0.683509 second(s), Total 79, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
6260