完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
` 本开发板板载了一片高速 DDR3 SDRAM, 型号:MT41J128M16JT-093, 容量:256MByte(128M*16bit),16bit 总线。开发板上 FPGA 和 DDR3 SDRAM 相连的是BANK35 的 IO,DDR3 的硬件设计需要严格考虑信号完整性,我们在电路设计和 PCB设计的时候已经充分考虑了匹配电阻/终端电阻,走线阻抗控制,走线等长控制,保证DDR3 高速稳定的工作。 项目名称:DDR3。 具体要求:实现DDR3数据的读写。 系统设计: 实现过程: 1.新建工程之后打开Create BlockDesign,并修改Design name。 2.按照系统设计依次添加IP并完成连线。 3.按照下图对IP进行相应的配置。 Axi Datamover 配置: mig_7_series配置: 打开该IP后点击NEXT进入配置界面: 选择型号之后点击NEXT,选择DDR3 SDRAM: 点击NEXT继续进行如下配置: 接着点击NEXT按如下配置。 点击validate ,再点next至结束。 打开工程编译下板之后,用ILA抓数据,先控制写入数据,再读出数据,判断是否正确。 1. 写入数据为123456789_123456789_123456789_12345。 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
RVBoards-哪吒(RISC-V SBC):系统镜像制作及烧录指导
3896 浏览 0 评论
5274 浏览 0 评论
4343 浏览 0 评论
欢迎RVBoards入驻电子发烧友社区,共创开发者最喜爱的小组!
6328 浏览 1 评论
【Perf-V资料目录】看这里~~~最全的Perf-V(RISC-V FPGA开发板)资料目录贴
10868 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 23:52 , Processed in 0.567980 second(s), Total 72, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号